マイクロプロセッサ内の演算器に対する適応型パワーゲーティング (集積回路)
スポンサーリンク
概要
著者
関連論文
-
マイクロプロセッサ内の演算器に対する適応型パワーゲーティング (集積回路)
-
MTCMOS回路を利用したオンチップ・リークモニタによるランタイム・パワーゲーティング回路の損益分岐点予測 (VLSI設計技術)
-
パワーゲーティングの実装方式がエネルギー削減効果に与える影響の解析 (VLSI設計技術)
-
A-3-3 スタティックタイミング解析を可能にするパワースイッチの時間的共有化手法(A-3.VLSI設計技術,一般セッション)
-
細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
-
細粒度パワーゲーティングを適用した汎用マイクロプロセッサGeyser-1
-
MTCMOS回路を利用したオンチップ・リークモニタによるランタイム・パワーゲーティング回路の損益分岐点予測(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
-
MTCMOS回路を利用したオンチップ・リークモニタの設計と評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
MTCMOS回路を利用したオンチップ・リークモニタの設計と評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
細粒度パワーゲーティングにおける損益分岐時間の温度依存性モデルと温度適応型制御(回路最適化技術,システム設計及び一般)
-
マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
-
マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
-
パワーゲーティングの実装方式がエネノレギー削減効果に与える影響の解析(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
-
動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装(低消費電力設計,FPGA応用及び一般)
-
サブスレッショルド領域での動作に向けたレべルシフタ回路構造の検討(性能及び製造性考慮物理設計,システムオンシリコンを支える設計技術)
-
マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
-
細粒度パワーゲーティングを適用した汎用マイクロプロセッサ Geyser-1
-
マイクロプロセッサ内の演算器に対する適応型パワーゲーティング
-
オンチップ・リークモニタの65nmプロセスでの実装設計と評価(低消費電力回路,システムオンシリコンを支える設計技術)
-
A-3-10 スタティックタイミング解析を可能にするパワースイッチ共有化手法(A-3. VLSI設計技術,一般セッション)
-
パワーゲーティングの実装方式がエネルギー削減効果に与える影響の解析
-
動的リコンフィギャラブルプロセッサにおける、2電源電圧の動的な割り当てによる電力削減機構の実装
-
動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
-
動的リコンフィギャラブルプロセッサにおける動的電源切替による電力削減効果とオーバーヘッドを低減するマッピング手法(VLSI設計技術,FPGA応用及び一般)
-
細粒度パワーゲーティングにおけるスリープ制御回路の消費電力低減化手法の検討と評価(回路設計,システムオンシリコンを支える設計技術)
もっと見る
閉じる
スポンサーリンク