武藤 徹也 | 芝浦工業大学大学院工学研究科電気電子情報工学専攻
スポンサーリンク
概要
関連著者
-
宇佐美 公良
芝浦工業大学
-
武藤 徹也
芝浦工業大学大学院工学研究科電気電子情報工学専攻
-
宇佐美 公良
芝浦工業大学工学部
-
武藤 徹也
芝浦工業大学工学部情報工学科
-
橋田 達徳
芝浦工業大学
-
山本 辰也
芝浦工業大学 工学部 情報工学科
-
小山 慧
芝浦工業大学
-
太田 雄也
芝浦工業大学工学部情報工学科
-
宇佐美 公良
芝浦工業大学工学部情報工学科
-
白井 利明
大阪教育大学
-
白井 利明
芝浦工業大学
-
宇佐美 公良
芝浦工業大学情報工学科
-
宇佐美 公良
芝浦工業大学工学情報工学科
-
山本 辰也
芝浦工業大学
-
太田 雄也
芝浦工業大学 工学部 情報工学科
-
太田 雄也
芝浦工業大学大学院工学研究科電気電子情報工学専攻
-
島田 祐樹
芝浦工業大学工学部情報工学科
-
橋田 達徳
芝浦工業大学大学院工学研究科電気電子情報工学専攻
-
鶴井 敬大
芝浦工業大学大学院工学研究科電気電子情報工学専攻
著作論文
- D-6-4 命令レベル並列アーキテクチャを有するCPUにおけるパワーゲーティングの有効性に関する研究(D-6. コンピュータシステムA(アーキテクチャ),一般セッション)
- パワーゲーティングの実装方式がエネノレギー削減効果に与える影響の解析(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
- 細粒度パワーゲーティングにおける履歴に基づいたスリープ制御方式の検討と評価 (VLSI設計技術)
- パワーゲーティングの実装方式がエネルギー削減効果に与える影響の解析
- 細粒度パワーゲーティングにおける履歴に基づいたスリープ制御方式の検討と評価(低電力設計,システムオンシリコンを支える設計技術)
- 細粒度パワーゲーティングにおけるスリープ制御回路の消費電力低減化手法の検討と評価(回路設計,システムオンシリコンを支える設計技術)