C-12-54 ランダム・テレグラフ・ノイズがCMOS組合せ回路の遅延ゆらぎに及ぼす影響(C-12.集積回路)
スポンサーリンク
概要
- 論文の詳細を見る
- 一般社団法人電子情報通信学会の論文
- 2013-03-05
著者
-
小野寺 秀俊
京都大学大学院 情報学研究科 通信情報システム専攻
-
小林 和淑
京都工芸繊維大学
-
松本 高士
京都大学大学院情報学研究科
-
松本 高士
京都大学大学院情報学研究科通信情報システム専攻
-
小林 和淑
京都工芸繊維大学大学院工芸科学研究科電子システム工学専攻:JSTCREST
関連論文
- A-3-16 設計対象毎に生成したスタンダードセルライブラリによるLSI設計
- スタンダードセルライブラリ構成法の検討
- パラメータの変化に柔軟に対応可能なタイミングモデル : DFF, 複合セルへの適用
- P2Lib : スタンダードセルライブラリ自動生成システム
- CRCπ型負荷を駆動するCMOS論理ゲートにおける貫通電流による消費電力の導出
- CMOS論理ゲートにおける貫通電流を考慮した遅延時間の定式化
- 抵抗アレイモデルを用いたアナログ回路用概略配線手法
- ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- ばらつき考慮設計に向けて(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- CK-2-10 CMOSミリ波回路におけるオンチップ伝送線路のモデル化(CK-2.ミリ波実用化に向けたデバイス・回路・システム技術の現状と将来,ソサイエティ特別企画,ソサイエティ企画)