ATMスイッチ用検索機能付きアドレスキュー
スポンサーリンク
概要
- 論文の詳細を見る
検索機能付きアドレスキューを搭載した共通バッファ型ATMスイッチチップセットを開発した. チップセットは, ATMセルをオン・チップRAMに格納するバッファLSIと, バッファLSIのRAMの格納アドレスを管理するコントロールLSIで構成されている. 新たに開発した検索機能付きアドレスキューは, クロックの両エッジによってデータを転送するシフトレジスターFIFOと検索回路で構成されている/ シフトレジスターには, バッファLSIにおけるATMセルの格納アドレスが, ATMセルの宛先および優先処理の情報とともに格納されており, データ転送はクロック同期式のC素子で制御されている. このキューのレイアウト面積は5.8mn x 7.8mmになり, コントロールLSIにオン・チップ化することが可能になった. 0.5μmCMOSプロセスのチップで, 571megastgae/sec(@3.3V)のデータ転送速度を得た.
- 社団法人電子情報通信学会の論文
- 1997-07-25
著者
-
近藤 晴房
三菱電機株式会社高周波光デバイス製作所高周波素子開発部
-
岩部 睦
三菱電機エンジニアリングLSI設計センター
-
近藤 晴房
三菱電機システムLSI開発研究所
-
徳田 健
三菱電機システムLSI開発研究所
-
中瀬 泰伸
三菱電機株式会社 システムLSI開発研究所
-
野谷 宏美
株式会社ルネサステクノロジ
-
徳田 健
三菱電機lsi研究所
-
松田 吉雄
三菱電機システムlsi事業化推進センター
-
松田 吉雄
三菱電機株式会社高周波光デバイス製作所
-
松田 吉雄
三菱電機株式会社 システムlsi事業化推進センター
-
斉藤 泰孝
三菱電機株式会社情報技術総合研究所
-
中瀬 泰伸
ルネサスエレクトロニクス
-
野谷 宏美
三菱電機株式会社 システムLSI事業化推進センター
-
徳田 健
三菱電機株式会社LSI研究所
-
石脇 昌彦
三菱電機株式会社システムLSI開発研究所
-
川口 一雄
三菱電機エンジニアリング株式会社LSI設計センター
-
北尾 雅哉
三菱電機株式会社システムLSI開発研究所
-
斉藤 泰孝
三菱電機株式会社情報通信システム開発センター
-
岩部 睦
三菱電機エンジニアリング(株)lsi設計センター
-
近藤 晴房
三菱電機株式会社
関連論文
- H.264/AVC画面内予測符号化器の高速アルゴリズムとアーキテクチャ(計算機システム)
- 10Gネットワークアプリケーションに対応した12.5Gbps Half-rate CMOS CDRの開発(VLSI回路,デバイス技術(高速,低電圧,低電力))
- B-10-102 SOI-CMOSを用いた10ギガビットイーサネットトランシーバLSIの開発(B-10. 光通信システムB(光通信))
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算(画像認識,コンピュータビジョン)
- 相補動作ハーフスイングバスとワイドバンドSRAMマクロへの応用
- [招待論文] CGに適した機能を有する 286MHz、64ビット浮動小数点乗算器
- [招待論文] 高速浮動小数点加算器のための桁落ちシフト量予測回路の提案
- [招待論文] 新しいキャリーセレクト方式(MCS)を使った64ビットキャリールックアヘッドCMOS加算器
- 90-65nmテクノロジーに対応できるオンチップメモリは?
- C-2-20 逆F級増幅器における動作点と高調波位相の関係に関する考察
- C-10-19 低インピーダンス整合技術を用いた高効率電力増幅器
- 800Mbps動作DDRメモリ対応DLLおよび90°位相シフタ
- 800Mbps動作DDRメモリ対応DLLおよび90゜位相シフタ
- C-2-36 F級及び逆F級HBT電力増幅器におけるIM3解析(C-2. マイクロ波A(能動デバイス), エレクトロニクス1)
- F級及び逆F級高周波増幅器の効率に関する研究(マイクロ波,ミリ波)
- C-10-4 HBT を用いた携帯電話用高効率増幅器における入力高調波整合の効果
- C-12-35 可逆計算による状態変化と断熱SRAMとの同等性(C-12.集積回路,一般セッション)
- C-12-30 実時間動領域抽出向けアフィン動きモデル推定VLSIプロセッサ(C-12.集積回路,一般セッション)
- 800Mbps動作DDRメモリ対応DLLおよび90°位相シフタ
- 負バイアス回路で動作マージンを改善したクロスポイント8T-SRAM(低電力SRAM/DRAM,メモリ(DRAM, SRAM,フラッシュ,新規メモリ)技術)
- Cat-CVD法による表面パッシベーション膜を用いた高信頼度GaN HEMT(超高速・超高周波デバイス及びIC/一般)
- Cat-CVD法による表面パッシベーション膜を用いた高信頼度GaN HEMT(超高速・超高周波デバイス及びIC/一般)
- BS-6-5 優先転送制御付きマルチキャストのための方式検討(BS-6.ネットワーク仮想化,オーバーレイネットワーク,シンポジウムセッション)
- BS-6-6 スケーラブルなマルチキャスト通信方式(BS-6.ネットワーク仮想化,オーバーレイネットワーク,シンポジウムセッション)
- 優先転送制御機能を備えたオーバレイマルチキャストシステム(セッション・経路制御)
- B-7-110 分散型仮想ネットワークにおけるマルチキャスト方式の一検討(B-7. 情報ネットワーク,一般セッション)
- B-7-75 局所性を考慮した分散型仮想ネットワークの実現方式(B-7. 情報ネットワーク,一般セッション)
- 分散型仮想ネットワークにおける転送効率化方式の検討と試作機開発(オーバーレイネットワーク)
- 分散型仮想ネットワーク制御装置の開発(オーバーレイネットワーク,モバイルネットワーク,ユビキタスネットワーク及び一般)
- B-7-56 分散型仮想ネットワーク制御装置構成の検討(B-7.情報ネットワーク,一般講演)
- B-7-55 分散型仮想ネットワークの基本コンセプト(B-7.情報ネットワーク,一般講演)
- B-7-54 リンク情報の相互参照による効率的なオーバレイパケット転送(B-7.情報ネットワーク,一般講演)
- B-6-39 リコンフィギュラブルプロセッサを用いた無瞬断検索機能の実装検討(B-6.ネットワークシステム,一般講演)
- リコンフィギュラブルプロセッサを用いた分散ハッシュテーブル検索について(無線,ネットワーク,次世代ネットワーク,電灯線通信,一般)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- ディジタルフィルタリングによるテスト用アナログ波形の発生方法
- 相補動作ハーフスイングバスとワイドバンドSRAMマクロへの応用
- 相補動作ハーフスイングバスとワイドバンドSRAMマクロへの応用
- 改良型Wallace-Treeを用いたコンパクト54×54-bit乗算器の設計
- 改良型Wallace-Treeを用いたコンパクト54×54-bit乗算器の設計
- 改良型Wallace-Treeを用いたコンパクト54×54-bit乗算器の設計
- 76GHz帯ミリ波レーダー用低雑音ハーモニックミキサMMIC(ミリ波デバイス・回路・システム応用一般)
- 76GHz帯ミリ波レーダー用低雑音ハーモニックミキサMMIC(ミリ波デバイス・回路・システム応用一般)
- クロックサンプリング法を用いた200MHz Bit/Frame同期回路
- 10Gネットワークアプリケーションに対応した12.5Gbps Half-rate CMOS CDRの開発(VLSI回路,デバイス技術(高速,低電圧,低電力))
- 寄生バイポーラトランジスタを用いた1.0-3.6V, 200Mbpsプッシュプル型出力バッファ(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 寄生バイポーラトランジスタを用いた1.0-3.6V, 200Mbpsプッシュプル型出力バッファ(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- B-10-92 長距離伝送対応XENPAKモジュールの開発(B-10. 光通信システムB(光通信), 通信2)
- C-2-8 F級及び逆F級増幅器を合成したDoherty増幅器の設計・試作(C-2. マイクロ波A(能動デバイス), エレクトロニクス1)
- ASSP向けVLIWコード圧縮技法
- ASSP向けVLIWコード圧縮技法
- ASSP向けVLIWコード圧縮技法
- 浮動小数点累乗演算器の高速化
- BiCMOSワイヤドOR論理
- 可変遅延素子を用いた自己同期パイプライン
- C-12-16 デューティ比制御によるキャパシタ断熱充電技術(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- 改良型ABC-MT-CMOS回路を用いたスタンバイ電流0.9μAの低消費電力DSPコア
- 改良型ABC-MT-CMOS回路を用いたスタンバイ電流0.9μAの低消費電力DSPコア
- データ駆動型プロセッサにおける相対アドレス方式の検討
- C-2-3 94GHz 帯4逓倍型ハーモニックミキサMMIC
- 94GHz帯4逓倍型ハーモニックミキサMMIC
- 94GHz帯4逓倍型ハーモニックミキサMMIC
- C-10-2 RF 負荷線測定による SiGeHBT の最大動作領域解析
- 64/256値QAMチャネルデコーダLSIの開発
- アーキテクチャ動向 ( マイクロプロセッサ 2.)
- 12ビット200kFLIPSのファジー推論プロセッサ(マイクロ・プロセッサ,ニューラルネットワーク)
- 12ビット200kFLIPSのファジー推論プロセッサ
- VLSIにおけるビルトインセルフテスト技術の動向
- VLSI設計の新手法
- 電荷再利用型動的ボディ電位制御によるSOI-CMOSの高速化手法(回路技術(一般, 超高速・低電力・高機能を目指した新アーキテクチャ))
- ATMスイッチ用検索機能付きアドレスキュー
- ATMスイッチ用検索機能付きアドレスキュー
- 20Gb/s ATMスイッチのMCM化
- 集線形シェアドバッファATMスイッチLSIの開発
- 0.5μm CMOS技術による共通バッファ形ATMスイッチのLSI構成
- 集線形シェアドマルチバッファATMスイッチのバッファサイズ評価
- B-7-41 高信頼マルチキャストにおけるFEC適用の検討(B-7. 情報ネットワーク)
- 共通バッファ形ATMスイッチ用検索機能付きアドレスキュー
- 集線形シェアドマルチバッファATMスイッチのアーキテクチャ
- ATM用検索機能付きアドレスキュー
- 複数動作周波数LSI用最大負荷容量チェックツールの開発と適用
- 共通バッファ形ATMスイッチの機能拡張の一検討
- D-12-44 Haar-like特徴とアフィン動きモデル推定を用いた顔器官検出・追跡(D-12.パターン認識・メディア理解,一般セッション)
- 輝度変化にロバストな高速オプティカルフローアルゴリズムのFPGA実装
- ビルディングブロック方式による16ビットCPU用LSIの設計
- CDR-PLLにおける周波数引き込みシミュレーションの解析(ポスター講演,学生・若手研究会)
- LC-VCOとリング型VCOのノイズ感度の比較および解析(ポスター講演,学生・若手研究会)
- C-12-50 任意タンクキャパシタ回路の断熱充電ステップ電圧の安定性(センサ、電源回路、デジタル,C-12.集積回路,一般セッション)
- グローバル動き補償にヘルマートモデルを用いた高フレームレート化(スマートパーソナルシステム,一般)
- VGA 131fpsアフィン動きモデル推定VLSIプロセッサ(画像・映像処理)
- C-12-45 デューティ比制御を用いた断熱充電による高効率蓄電回路の考察(C-12.集積回路,一般セッション)
- 伝達関数の計算によるADPLLの低位相雑音設計
- メタステープルを考慮したTDC回路の最適化およびADPLLの設計(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- 位相同期回路間における干渉ノイズのシミュレーション解析(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- C-12-29 断熱充電回路を用いた高効率エネルギー蓄電技術の開発(電源回路,C-12. 集積回路,一般セッション)