オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
スポンサーリンク
概要
- 論文の詳細を見る
64MビットDRAM内蔵オンチップMPEG-2エンコーダLSIを開発した.大規模・高速なLSIをインプリメントするために, マルチクロックの階層的スキュー管理, クロストークノイズを考慮したタイミング検証, デカップリングキャパシタによる電源のIRドロップ対策を実施した.その結果, 162MHz動作ブロックにおいて, クロストークノイズを考慮した検証で目標性能の263MHz@1.5Vを満足させると共に, IRドロップを166mVに抑えることを可能とした.
- 社団法人電子情報通信学会の論文
- 2001-11-22
著者
-
松田 吉雄
金沢大学理工学域電子情報学類
-
松村 哲哉
三菱電機株式会社システムLSI開発研究所
-
熊木 哲
三菱電機株式会社システムLSI開発研究所
-
花見 充雄
三菱電機株式会社システムLSI開発研究所
-
石原 和哉
三菱電機株式会社システムLSI開発研究所
-
山中 唯生
三菱電機エンジニアリング(株)
-
大熊 晴之
三菱電機エンジニアリング(株)
-
味岡 佳英
三菱電機株式会社 システムLSI開発研究所
-
高田 英裕
三菱電機株式会社システムLSI事業化推進センタ
-
渡邉 哲也
三菱電機株式会社システムLSI事業化推進センタ
-
松村 哲哉
三菱電機株式会社 システムlsi事業化推進センター
-
松田 吉雄
三菱電機株式会社高周波光デバイス製作所
-
松田 吉雄
三菱電機株式会社 システムlsi事業化推進センター
-
熊木 哲
三菱電機株式会社 システムlsi事業化推進センター
-
渡邊 哲哉
三菱電機株式会社 システムlsi事業化推進センター
-
秋山 励
株式会社ルネサスデザイン
-
高田 英裕
株式会社ルネサステクノロジ
-
秋山 励
三菱電機エンジニアリング株式会社電子デバイス事業所
-
末次 康江
三菱電機エンジニアリング株式会社電子デバイス事業所
-
金岡 敏弘
三菱電機エンジニアリング株式会社電子デバイス事業所
-
山中 唯生
株式会社ルネサスデザイン
-
大熊 晴之
株式会社ルネサスデザイン
-
味岡 佳英
株式会社ルネサステクノロジ製品技術本部
-
花見 充雄
三菱電機株式会社 システムlsi事業化推進センター
-
末次 康江
三菱電機エンジニアリング株式会社 電子デバイス事業所
-
石原 和哉
三菱電機株式会社 システムlsi事業化推進センター
-
石原 和哉
三菱電機
-
金岡 敏弘
三菱電機エンジニアリング株式会社 電子デバイス事業所
関連論文
- H.264/AVC画面内予測符号化器の高速アルゴリズムとアーキテクチャ(計算機システム)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算(画像認識,コンピュータビジョン)
- プログラマブル実時間MPEG2ビデオエンコ-ダチップセット (特集"半導体")
- 6-3 プログラマブル実時間MPEG2ビデオエンコーダチップセット
- MPEG2対応、5GOPS、マクロブロックレベル画素処理プロセッサ
- プログラマブル実時間MPEG2ビデオエンコーダのチップセット
- MPEG2実時間符号化対応プログラマブル画素処理プロセッサ[1] : LSIアーキテクチャ
- ワンチップMPEG2符号化LSIの現在と将来
- H.264/AVC画面内予測符号化器の高速アルゴリズムとアーキテクチャ
- 高画質対応MPEG2動き検出LSI (ME3)の開発(1) : アーキテクチャ概要
- C-2-20 逆F級増幅器における動作点と高調波位相の関係に関する考察
- C-10-19 低インピーダンス整合技術を用いた高効率電力増幅器
- C-12-1 電源線制御によるしきい値電圧変動マージンの大きい断熱SRAM(メモリ技術,C-12.集積回路,一般セッション)
- C-12-40 3値CAMセルのプルダウントランジスタの構成に関する検討(C-12.集積回路D(メモリ),一般講演)
- 携帯型422P@HLエンコーダシステム対応64Mbit-DRAM内蔵1チップMPEG-24 22P@MLエンコーダLSIの開発 (「VLSI一般」)
- C-2-36 F級及び逆F級HBT電力増幅器におけるIM3解析(C-2. マイクロ波A(能動デバイス), エレクトロニクス1)
- F級及び逆F級高周波増幅器の効率に関する研究(マイクロ波,ミリ波)
- C-10-4 HBT を用いた携帯電話用高効率増幅器における入力高調波整合の効果
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- C-12-35 可逆計算による状態変化と断熱SRAMとの同等性(C-12.集積回路,一般セッション)
- C-12-30 実時間動領域抽出向けアフィン動きモデル推定VLSIプロセッサ(C-12.集積回路,一般セッション)
- サブ100nm時代の低リーク・低電力技術(パネルディスカッション)
- サブ100nm時代の低リーク・低電力技術(パネルディスカッション)
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS 1チップエンコーダにおけるシステム多重化手法
- C-12-2 分散の係数からみたSRAMの書込みマージンの定義に関する検討(メモリ技術,C-12.集積回路,一般セッション)
- Cat-CVD法による表面パッシベーション膜を用いた高信頼度GaN HEMT(超高速・超高周波デバイス及びIC/一般)
- Cat-CVD法による表面パッシベーション膜を用いた高信頼度GaN HEMT(超高速・超高周波デバイス及びIC/一般)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- VGA30fps実時間動画像認識応用オプティカルフロープロセッサコア(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作 : 画像応用
- C-12-48 線形位相比較器をもつCDR-PLLのプルインレンジとチャージポンプ電流ばらつきに関する一考察(C-12.集積回路,一般セッション)
- C-12-49 電圧制御型発振器(VCO)の高調波ノイズに対する応答の研究(C-12.集積回路,一般セッション)
- 76GHz帯ミリ波レーダー用低雑音ハーモニックミキサMMIC(ミリ波デバイス・回路・システム応用一般)
- 76GHz帯ミリ波レーダー用低雑音ハーモニックミキサMMIC(ミリ波デバイス・回路・システム応用一般)
- MPEG2準拠画像符号化チップセットを用いた実時間符号化ボードの開発
- MPEG2実時間符号化システムチップセットの開発 : チップセットアーキテクチャーと制御LSIの設計
- TA-1-7 高速マイコンの物理設計技術
- 高画質対応MPEG2動き検出LSI(ME3)の開発
- 高画質対応MPEG2動き検出LSI(ME3)の開発(2) : 演算アレイの構成
- C-12-7 指数ゴロム符号の復号回路(C-12.集積回路,一般セッション)
- 輝度変化にロバストな高速オプティカルフローアルゴリズムのFPGA実装
- 実時間オプティカルフロープロセッサの開発とFPGAを用いた検証システムの構築(スマートパーソナルシステム,一般)
- MPEG2対応動き検出LSI(ME2)(2) : 整数精度演算部の設計
- C-2-8 F級及び逆F級増幅器を合成したDoherty増幅器の設計・試作(C-2. マイクロ波A(能動デバイス), エレクトロニクス1)
- D-11-154 MPEG-2 422@HL エンコーダチップセットの開発 : チップセットアーキテクチャ
- ASSP向けVLIWコード圧縮技法
- ASSP向けVLIWコード圧縮技法
- ASSP向けVLIWコード圧縮技法
- 浮動小数点累乗演算器の高速化
- ワンチップMPEG2符号化LSIの現在と将来
- ワンチップMPEG2符号化LSIの現在と将来
- DTV用LSI (特集"ディジタル放送を支える先端技術″)
- C-12-16 デューティ比制御によるキャパシタ断熱充電技術(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- 改良型ABC-MT-CMOS回路を用いたスタンバイ電流0.9μAの低消費電力DSPコア
- 改良型ABC-MT-CMOS回路を用いたスタンバイ電流0.9μAの低消費電力DSPコア
- MPEG2ビデオデコーダLSIの復号回路
- MPEG2対応動き検出LSI(ME2)(3) : ハーフペル精度演算部の設計
- 3)動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作(画像応用研究会)
- C-2-3 94GHz 帯4逓倍型ハーモニックミキサMMIC
- 94GHz帯4逓倍型ハーモニックミキサMMIC
- 94GHz帯4逓倍型ハーモニックミキサMMIC
- ディジタルテレビ放送用MPEG-2エンコーダチップセット (特集 LSI)
- D-11-155 MPEG-2 422@HL エンコーダチップセットの開発 : 符号化LSI
- C-10-2 RF 負荷線測定による SiGeHBT の最大動作領域解析
- 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
- ATMスイッチ用検索機能付きアドレスキュー
- ATMスイッチ用検索機能付きアドレスキュー
- 方向マスクを用いたH.264/AVC高速画面内予測アルゴリズムの性能改善(研究速報)
- C-12-23 アフィン動きモデル推定プロセッサ用逆行列計算回路(C-12. 集積回路ABC(ロジック・センサ),一般セッション)
- 低遅延画像伝送システム用JPEG2000コーデックLSIの開発(システムオンシリコン,RFID技術及び一般)
- C-12-14 ビットプレーン並列方式によるJPEG2000 EBCOT回路の開発(C-12.集積回路B(ディジタル),一般講演)
- C-12-13 JPEG 2000離散ウェーブレット変換回路の高性能化および小面積化(C-12.集積回路B(ディジタル),一般講演)
- 20Gb/s ATMスイッチのMCM化
- システムLSI用クロック分配回路設計手法とそのスキュー解析手法(電子システムの設計技術と設計自動化)
- MPEG2エンコーダLSI化技術と将来動向
- 高画質対応MPEG2動き検出LSI(ME3)の開発(4) : コンピュータシミュレーションによる各動作モードにおける画質評価
- D-12-44 Haar-like特徴とアフィン動きモデル推定を用いた顔器官検出・追跡(D-12.パターン認識・メディア理解,一般セッション)
- 輝度変化にロバストな高速オプティカルフローアルゴリズムのFPGA実装
- CDR-PLLにおける周波数引き込みシミュレーションの解析(ポスター講演,学生・若手研究会)
- LC-VCOとリング型VCOのノイズ感度の比較および解析(ポスター講演,学生・若手研究会)
- C-12-50 任意タンクキャパシタ回路の断熱充電ステップ電圧の安定性(センサ、電源回路、デジタル,C-12.集積回路,一般セッション)
- グローバル動き補償にヘルマートモデルを用いた高フレームレート化(スマートパーソナルシステム,一般)
- VGA 131fpsアフィン動きモデル推定VLSIプロセッサ(画像・映像処理)
- C-12-45 デューティ比制御を用いた断熱充電による高効率蓄電回路の考察(C-12.集積回路,一般セッション)
- 伝達関数の計算によるADPLLの低位相雑音設計
- メタステープルを考慮したTDC回路の最適化およびADPLLの設計(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- 位相同期回路間における干渉ノイズのシミュレーション解析(ポスター講演,ポスターセッション,学生・若手技術者育成のための研究会)
- C-12-29 断熱充電回路を用いた高効率エネルギー蓄電技術の開発(電源回路,C-12. 集積回路,一般セッション)
- 閉ループ制御を用いたISF感度解析の新しい手法の提案
- 位相比較器の非線形性を考慮したCDR-PLL回路のプルイン動作解析
- 勾配モーメントを画像特徴に用いた車両認識(研究速報)