MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
スポンサーリンク
概要
- 論文の詳細を見る
MPEG-2オーディオ、ビデオ、システム多重(AVS)1チップエンコーダにおけるシステム多重化手法について提案する。本LSIでは、システム多重処理におけるデータ転送はH/Wで行い、転送制御はS/Wで行うハイブリッドアーキテクチャをとることにより高速ビットレートの多重処理を可能にした。本システム多重化S/Wにおいては、多重化処理全体を最小単位の機能モジュールに分割し、これらを階層的に組み合わせることが可能なスケーラブルモジュールストラクチャを提案した。この構成により、様々なアプリケーションへ対応したシステム多重化を可能とした。本構成にもとづいてDVD応用とDTV応用のS/Wを開発し、動作を確認した。
- 2000-10-16
著者
-
松浦 慶典
三菱電機株式会社システムLSI開発研究所
-
松村 哲哉
三菱電機株式会社システムLSI開発研究所
-
瀬川 浩
三菱電機株式会社システムLSI開発研究所
-
熊木 哲
三菱電機株式会社システムLSI開発研究所
-
瀬川 浩
三菱電機(株)システムlsi事業化推進センター
-
吉田 豊彦
三菱電機株式会社システムlsi事業化推進センター
-
小原 英司
三菱電機株式会社情報技術総合研究所
-
松浦 慶典
三菱電機(株)システムLSI事業化推進センター
-
松村 哲哉
三菱電機株式会社 システムlsi事業化推進センター
-
吉田 豊彦
三菱電機(株)
-
熊木 哲
三菱電機株式会社 システムlsi事業化推進センター
-
ステファン スコツニオヴスキー
三菱電機株式会社システムlsi事業化推進センター
-
小原 英司
三菱電機株式会社 情報技術総合研究所
-
村山 修
三菱電機(株)情報技術総合研究所
-
村山 修
三菱電機株式会社情報技術総合研究所
-
スコツニオヴスキー ステファン
三菱電機株式会社 システムlsi事業化推進センター
-
瀬川 浩
三菱電機株式会社システムlsi事業化推進センター
関連論文
- プログラマブル実時間MPEG2ビデオエンコ-ダチップセット (特集"半導体")
- 6-3 プログラマブル実時間MPEG2ビデオエンコーダチップセット
- プログラマブル実時間MPEG2ビデオエンコーダのチップセット
- ワンチップMPEG2符号化LSIの現在と将来
- D-11-33 動き探索を用いた動画像中の雨滴ノイズ除去に関する一検討(D-11. 画像工学,一般セッション)
- 高画質対応MPEG2動き検出LSI (ME3)の開発(1) : アーキテクチャ概要
- A-3-15 組込みシステム用実行ファイルの効率的圧縮および実行方法の提案
- デジタル放送向け動画像符号化における低遅延化技術の開発と性能評価
- D-11-38 低遅延化を考慮したMPEG-2コーデックにおける画質評価試験(D-11. 画像工学,一般セッション)
- D-11-10 低遅延を考慮した画質改善方式の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-16 低遅延を考慮したシーンチェンジ制御方式の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-45 MPEG-2コーデックにおける低遅延化の一考察(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
- D-11-21 量子化閾値処理アルゴリズムに関する一検討
- 携帯型422P@HLエンコーダシステム対応64Mbit-DRAM内蔵1チップMPEG-24 22P@MLエンコーダLSIの開発 (「VLSI一般」)
- D-11-54 疑似2パスを用いたMPEG-2ビデオ符号化におけるVBR制御方式の検討
- 8-8 マルチメディアストリームフォーマット変換方式の検討
- 2-4 TS生成機能実現方式の検討
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS 1チップエンコーダにおけるシステム多重化手法
- 高画質制御を考慮したMPEG-2 422@HLエンコーダチップセットの開発
- 高画質制御を考慮したMPEG-2 422@HLエンコーダチップセットの開発
- 高画質制御を考慮したMPEG-2 422@HLエンコーダチップセットの開発
- D-11-157 MPEG-2 422@HL エンコーダチップセットの開発 : 高画質化手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- VLIWマルチメディアプロセッサD10V (マルチメディア・通信用LSIおよびDSP)
- TRON仕様32ビットマイクロプロセッサG_/100 : (1)マイクロプログラムによる高機能命令の実現とその評価
- TRON仕様32ビットマイクロプロセッサG_/100 : (2)関係データベースによるマイクロプログラムの管理とマイクロデコーダの設計
- 動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作 : 画像応用
- MPEG2準拠画像符号化チップセットを用いた実時間符号化ボードの開発
- MPEG2実時間符号化システムチップセットの開発 : チップセットアーキテクチャーと制御LSIの設計
- 高画質対応MPEG2動き検出LSI(ME3)の開発
- 高画質対応MPEG2動き検出LSI(ME3)の開発(2) : 演算アレイの構成
- D-11-154 MPEG-2 422@HL エンコーダチップセットの開発 : チップセットアーキテクチャ
- ディジタル放送システムにおけるTSからのセクション分離方式の検討
- ワンチップMPEG2符号化LSIの現在と将来
- ワンチップMPEG2符号化LSIの現在と将来
- DTV用LSI (特集"ディジタル放送を支える先端技術″)
- 3)動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作(画像応用研究会)
- ディジタルテレビ放送用MPEG-2エンコーダチップセット (特集 LSI)
- D-11-155 MPEG-2 422@HL エンコーダチップセットの開発 : 符号化LSI
- プログラム多重化伝送システムにおけるTSモニタリング機能の検討
- TRON仕様32ビットマイクロプロセッサG_/100 : (3)関係データベースを中心に統合されたマイクロプログラム開発ツール
- 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
- VLIWメディアプロセッサD30Vアーキテクチャ
- 2V 250MHzマルチメディアプロセッサデザイン
- 2V 250MHzマルチメディアプロセッサデザイン
- マルチメディアプロセッサ"D30V" (特集"LSI") -- (ASIC)
- 制御用ビジュアル・プログラミング環境の開発(2)
- 制御用ビジュアル・プログラミング環境の開発(1)
- MPEG2エンコーダLSI化技術と将来動向
- 高画質対応MPEG2動き検出LSI(ME3)の開発(4) : コンピュータシミュレーションによる各動作モードにおける画質評価
- メディアプロセッサD30Vの検証手法 (機能論理設計, アーキテクチャ設計支援と一般)
- VLIWメディアプロセッサコア内蔵1チップMPEG2復号LSIメモリ・アーキテクチャ
- ベ-ルを脱いだマルチメディアプロセッサD30V (連続特集 97年を彩る最新マイクロプロセッサ(4))
- 低電力携帯電話用メディアプロセッサD10V (特集 CPUのトレンド)
- VLIW型メディアプロセッサ
- メディアプロセッサD30Vの検証手法 (機能論理設計, アーキテクチャ設計支援と一般)