TRON仕様32ビットマイクロプロセッサG_<MICRO>/100 : (1)マイクロプログラムによる高機能命令の実現とその評価
スポンサーリンク
概要
- 論文の詳細を見る
TRON仕様に基づく32ビットマイクロプロセッサG_<MICRO>/100は、命令の実行制御を水平型マイクロプログラムで行っており、基本命令の大部分を1マイクロ命令で実行できる。また、マイクロプログラムによってデータ演算部における処理をパイプライン化することにより高機能命令、特にビットマップ処理命令の高速実行を可能にした。本稿では、特にマイクロプログラムによるパイプライン制御について詳しく述べ、シミュレーションによる評価結果もあわせて報告する。
- 1989-03-15
著者
-
富沢 治
三菱電機株式会社lsi研究所
-
吉田 豊彦
三菱電機株式会社システムlsi事業化推進センター
-
岩田 俊一
株式会社ルネサステクノロジシステムコア技術統括部
-
清水 徹
(株)ルネサステクノロジシステムコア技術統括部
-
清水 徹
三菱電機株式会社システムLSI事業化推進センター
-
松尾 雅仁
三菱電機 システムlsi開研
-
吉田 豊彦
三菱電機システムLSI開発研究所
-
日向 純一
三菱電機システムSLI開発研究所
-
岩田 俊一
三菱電機株式会社LSI研究所
-
松尾 雅仁
三菱電機株式会社LSI研究所
-
日向 純一
三菱電機株式会社LSI研究所
-
冨沢 治
三菱電機株式会社LSI研究所
-
清水 徹
三菱電機
-
吉田 豊彦
三菱電機(株)システムlsi開発研究所
関連論文
- A1.71M-Transistor CMOS CPU Chip With Testable Cache Architecture(マイクロ・プロセッサ,ニューラルネットワーク)
- A 1.71M-Transistor CMOS CPU Chip With Testable Cache Architecture.
- 16ビットマイクロコントローラ(M16)の高速シミュレータの開発
- 高画質対応MPEG2動き検出LSI (ME3)の開発(1) : アーキテクチャ概要
- A-3-15 組込みシステム用実行ファイルの効率的圧縮および実行方法の提案
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- 3. ユビキタス・コンピューティング時代の組み込みマイクロコンピュータ, SuperHとM32R(実例, 新世代マイクロプロセッサアーキテクチャ(後編))
- マイクロコンピュータと共通のデバッグインタフェースを備えたSoC設計プラットホームの開発(システムLSIのための先進アーキテクチャ論文)
- 組み込み向けシングルチップ・マルチプロセッサ(VSLI一般(ISSCC'03関連特集))
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- FPGAプロトタイピングを活用した高性能マイクロコンピュータ"M32R"の開発
- 4MバイトDRAM内蔵32ビットRISCマイクロコントローラ"M32Rx/D" (特集 システムLSI) -- (システムオンチップ)
- 3.大容量DRAMを内蔵したマイクロプロセッサM32R/D(日本のマイクロプロセッサ技術)
- 16ビットマイクロコントローラ(M16)の高速シミュレータの開発
- 1チップ・マイクロコンピュータM16の開発(2) : パイプラインの状態を考慮した機能検証
- 1チップマイクロコンピュータM16の開発(1) : ハードウェア記述言語を駆使した機能設計
- 1チップマイクロコンピュータM16の機能設計
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS 1チップエンコーダにおけるシステム多重化手法
- 磁界結合パルス伝送方式によるLSIロジックモニター用のフレキシブル高速無線インターフェース(アナログ・デジアナ・センサ,通信用LSI)
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- テストケース自動生成ツール「Mirage」による1チップCPUプロセッサの機能検証
- VLIWマルチメディアプロセッサD10V (マルチメディア・通信用LSIおよびDSP)
- フレームバッファ操作を高速化したスーパースカラ・マイクロプロセッサ
- 32ビットマイクロプロセッサGMICRO/400の設計手法
- TRON仕様32ビットマイクロプロセッサG_/100 : (1)マイクロプログラムによる高機能命令の実現とその評価
- 1チップCPUプロセッサの設計検証(1)CPUプロセッサの機能モデルの開発
- TRON仕様32ビットマイクロプロセッサG_/100 : (2)関係データベースによるマイクロプログラムの管理とマイクロデコーダの設計
- 高画質対応MPEG2動き検出LSI(ME3)の開発
- 16MビットDRAM内蔵32ビットマイクロプロセッサ
- 汎用マイクロプログラミングツールによる1チップCPUプロセッサのマイクロプログラム開発
- TRON仕様32ビットマイクロプロセッサG_/100 : (3)関係データベースを中心に統合されたマイクロプログラム開発ツール
- 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
- VLSI設計の新手法
- VLIWメディアプロセッサD30Vアーキテクチャ
- 2V 250MHzマルチメディアプロセッサデザイン
- 2V 250MHzマルチメディアプロセッサデザイン
- マルチメディアプロセッサ"D30V" (特集"LSI") -- (ASIC)
- 基板バイアス自動制御MT-CMOS回路技術を用いたLSIの低消費電力化
- メディアプロセッサD30Vの検証手法 (機能論理設計, アーキテクチャ設計支援と一般)
- VLIWメディアプロセッサコア内蔵1チップMPEG2復号LSIメモリ・アーキテクチャ
- ベ-ルを脱いだマルチメディアプロセッサD30V (連続特集 97年を彩る最新マイクロプロセッサ(4))
- 低電力携帯電話用メディアプロセッサD10V (特集 CPUのトレンド)
- VLIW型メディアプロセッサ