フレームバッファ操作を高速化したスーパースカラ・マイクロプロセッサ
スポンサーリンク
概要
- 論文の詳細を見る
ハイエンド組み込み用32ビットCISCスーパースカラ・マイクロプロセッサを開発した。フレームバッファ操作の性能を向上させるため、関連する高機能命令の処理を高速化した。高機能命令実行時には、フレームバッファのようなノンキャッシャブル領域のデータもブロック転送を行うことで、高いバンド幅のメモリアクセスを実現した。また、2つの演算回路と64ビット内部バスをマイクロプログラムで制御することで、64ビット単位のデータ処理を実現した。これらの技術により、フレームバッファ操作が従来の1.5〜2倍高速になった。
- 1994-10-21
著者
-
斎藤 祐一
三菱電機システムlsi開発研究所
-
松尾 雅仁
三菱電機 システムlsi開研
-
吉田 豊彦
三菱電機システムLSI開発研究所
-
上田 達也
三菱電機システムLSI開発研究所
-
松尾 雅仁
三菱電機システムLSI開発研究所
-
近藤 弘郁
三菱電機システムLSI開発研究所
-
是松 次郎
三菱電機システムSLI開発研究所
-
日向 純一
三菱電機システムSLI開発研究所
-
日向 純一
三菱電機システムlsi開発研究所
-
吉田 豊彦
三菱電機(株)システムlsi開発研究所
関連論文
- A1.71M-Transistor CMOS CPU Chip With Testable Cache Architecture(マイクロ・プロセッサ,ニューラルネットワーク)
- A 1.71M-Transistor CMOS CPU Chip With Testable Cache Architecture.
- VLIWマルチメディアプロセッサD10V (マルチメディア・通信用LSIおよびDSP)
- フレームバッファ操作を高速化したスーパースカラ・マイクロプロセッサ
- 32ビットマイクロプロセッサGMICRO/400の設計手法
- TRON仕様32ビットマイクロプロセッサG_/100 : (1)マイクロプログラムによる高機能命令の実現とその評価
- TRON仕様32ビットマイクロプロセッサG_/100 : (2)関係データベースによるマイクロプログラムの管理とマイクロデコーダの設計
- TRON仕様32ビットマイクロプロセッサG_/100 : (3)関係データベースを中心に統合されたマイクロプログラム開発ツール
- 2V 250MHzマルチメディアプロセッサデザイン
- 2V 250MHzマルチメディアプロセッサデザイン
- フォールトトレラントシステム用誤り自動検出/自動訂正マイクロプロセッサG100FTS
- ベ-ルを脱いだマルチメディアプロセッサD30V (連続特集 97年を彩る最新マイクロプロセッサ(4))
- VLIW型メディアプロセッサ