2V 250MHzマルチメディアプロセッサデザイン
スポンサーリンク
概要
- 論文の詳細を見る
MPEG2のようなマルチメディアアプリケーションにおいては, プロセッサに高い演算処理能力が要求される. この要求を満たす, 1.2W@2V 250MHzのVLIWマルチメディアプロセッサを開発した. 本論文では, インプリメンテーションにおけるキー技術について述べる. 0.3μm 1-poly 4-metal CMOSプロセスにより, 30万トランジスタのプロセッサコアと, 64KBのSRAMを6.0mmX6.2mmのチップ面積に納めた. 2ウェイのVLIWと2ウェイのSIMDアーキテクチャにより, 250MHz動作で1000MOPSの動作性能を実現した. 高速プロセッサのインプリメンテーション技術として, クロックスキュー制御, 高速乗算手法, クリティカルパス解析を紹介する.
- 社団法人電子情報通信学会の論文
- 1997-07-24
著者
-
吉田 豊彦
三菱電機(株)
-
島津 之彦
三菱電機 システムlsi事業化推進セ
-
山田 朗
三菱電機(株)
-
吉田 豊彦
三菱電機システムLSI開発研究所
-
高田 英裕
三菱電機
-
毛利 篤史
三菱電機(株)情報技術総合研究所
-
高田 英裕
三菱電機システムLSI開発研究所
-
島津 之彦
三菱電機システムLSI開発研究所
-
毛利 篤
三菱電機情報技術総合開発研究所
-
山田 朗
三菱電機システムLSI開発研究所
関連論文
- 高画質対応MPEG2動き検出LSI (ME3)の開発(1) : アーキテクチャ概要
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- サブ100nm時代の低リーク・低電力技術(パネルディスカッション)
- サブ100nm時代の低リーク・低電力技術(パネルディスカッション)
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS 1チップエンコーダにおけるシステム多重化手法
- 複数IPコア回路におけるスリーププブロックの寄生容量を用いたチップ内電源共振雑音低減手法(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 複数IPコア回路におけるスリープブロックの寄生容量を用いたチップ内電源共振雑音低減手法(要素回路技術,低電圧/低消費電力技術,新デバイス・回路とその応用)
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- VLIWマルチメディアプロセッサD10V (マルチメディア・通信用LSIおよびDSP)
- フレームバッファ操作を高速化したスーパースカラ・マイクロプロセッサ
- 32ビットマイクロプロセッサGMICRO/400の設計手法
- TRON仕様32ビットマイクロプロセッサG_/100 : (1)マイクロプログラムによる高機能命令の実現とその評価
- TRON仕様32ビットマイクロプロセッサG_/100 : (2)関係データベースによるマイクロプログラムの管理とマイクロデコーダの設計
- 高画質対応MPEG2動き検出LSI(ME3)の開発
- C-12-22 アウト・オブ・オーダ完了機構を備えるRISCプロセッサのメモリ管理部の開発
- TRON仕様32ビットマイクロプロセッサG_/100 : (3)関係データベースを中心に統合されたマイクロプログラム開発ツール
- 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
- VLIWメディアプロセッサD30Vアーキテクチャ
- 2V 250MHzマルチメディアプロセッサデザイン
- 2V 250MHzマルチメディアプロセッサデザイン
- マルチメディアプロセッサ"D30V" (特集"LSI") -- (ASIC)
- メディアプロセッサD30Vの検証手法 (機能論理設計, アーキテクチャ設計支援と一般)
- VLIWメディアプロセッサコア内蔵1チップMPEG2復号LSIメモリ・アーキテクチャ
- アクティブディキャップを用いた電源共振雑音低減手法 (情報センシング)
- ベ-ルを脱いだマルチメディアプロセッサD30V (連続特集 97年を彩る最新マイクロプロセッサ(4))
- アクティブディキャップを用いた電源共振雑音低減手法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 低電力携帯電話用メディアプロセッサD10V (特集 CPUのトレンド)
- C-12-2 オンチップ電源ノイズ離散化手法とRF直接電力注入によるSRAMのイミュニティ評価への応用(C-12.集積回路,一般セッション)
- オンチップ診断機構とDPIを用いたSRAMコアのイミュニティ評価(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- VLIW型メディアプロセッサ
- メディアプロセッサD30Vの検証手法 (機能論理設計, アーキテクチャ設計支援と一般)