D-11-155 MPEG-2 422@HL エンコーダチップセットの開発 : 符号化LSI
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1999-03-08
著者
-
松村 哲哉
三菱電機株式会社システムLSI開発研究所
-
瀬川 浩
三菱電機株式会社システムLSI開発研究所
-
熊木 哲
三菱電機株式会社システムLSI開発研究所
-
花見 充雄
三菱電機株式会社システムLSI開発研究所
-
石原 和哉
三菱電機株式会社システムLSI開発研究所
-
川本 清文
三菱電機エンジニアリング(株)
-
瀬川 浩
三菱電機(株)システムlsi事業化推進センター
-
松村 哲哉
三菱電機株式会社 システムlsi事業化推進センター
-
熊木 哲
三菱電機株式会社 システムlsi事業化推進センター
-
川本 清文
三菱電機株式会社 システムLSI事業化推進センター
-
佐藤 英徳
情報技術総合研究所
-
佐藤 英徳
三菱電機(株)情報技術総合研究所
-
花見 充雄
三菱電機株式会社 システムlsi事業化推進センター
-
石原 和哉
三菱電機株式会社 システムlsi事業化推進センター
-
瀬川 浩
三菱電機株式会社システムlsi事業化推進センター
-
石原 和哉
三菱電機
関連論文
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- プログラマブル実時間MPEG2ビデオエンコ-ダチップセット (特集"半導体")
- 6-3 プログラマブル実時間MPEG2ビデオエンコーダチップセット
- MPEG2対応、5GOPS、マクロブロックレベル画素処理プロセッサ
- プログラマブル実時間MPEG2ビデオエンコーダのチップセット
- MPEG2実時間符号化対応プログラマブル画素処理プロセッサ[2] : RISCユニット
- MPEG2実時間符号化対応プログラマブル画素処理プロセッサ[1] : LSIアーキテクチャ
- ワンチップMPEG2符号化LSIの現在と将来
- 高画質対応MPEG2動き検出LSI (ME3)の開発(1) : アーキテクチャ概要
- MPEG-2準拠スケーラブル画像符号化LSIの開発
- D-11-21 量子化閾値処理アルゴリズムに関する一検討
- 携帯型422P@HLエンコーダシステム対応64Mbit-DRAM内蔵1チップMPEG-24 22P@MLエンコーダLSIの開発 (「VLSI一般」)
- MPEG2 422P@ML準拠コーデックの開発
- 8-8 マルチメディアストリームフォーマット変換方式の検討
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS1チップエンコーダにおけるシステム多重化手法
- MPEG-2 AVS 1チップエンコーダにおけるシステム多重化手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- オンチップ64Mb DRAM MPEG-2エンコーダのインプリメント手法
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- 動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作 : 画像応用
- MPEG2準拠画像符号化チップセットを用いた実時間符号化ボードの開発
- MPEG2動き検出LSI
- MPEG2実時間符号化システムチップセットの開発 : チップセットアーキテクチャーと制御LSIの設計
- 高画質対応MPEG2動き検出LSI(ME3)の開発
- 高画質対応MPEG2動き検出LSI(ME3)の開発(2) : 演算アレイの構成
- MPEG2対応動き検出LSI(ME2)(2) : 整数精度演算部の設計
- D-11-154 MPEG-2 422@HL エンコーダチップセットの開発 : チップセットアーキテクチャ
- メディアプロセッサコアPPの低消費電力化
- メディアプロセッサコアPPの低消費電力化
- ワンチップMPEG2符号化LSIの現在と将来
- ワンチップMPEG2符号化LSIの現在と将来
- DTV用LSI (特集"ディジタル放送を支える先端技術″)
- MPEG2ビデオデコーダLSIの復号回路
- MPEG2対応動き検出LSI(ME2)(3) : ハーフペル精度演算部の設計
- 3)動画像処理プロセッサDISPを用いた画像圧縮伸張システムの試作(画像応用研究会)
- ディジタルテレビ放送用MPEG-2エンコーダチップセット (特集 LSI)
- D-11-155 MPEG-2 422@HL エンコーダチップセットの開発 : 符号化LSI
- SA-1-4 高性能ビデオプロセッサにおける低消費電力設計手法
- 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
- 高画質対応MPEG2動き検出LSI(ME3)の開発(3) : デュアルアレイアーキテクチャー
- MPEG2エンコーダLSI化技術と将来動向
- 高画質対応MPEG2動き検出LSI(ME3)の開発(4) : コンピュータシミュレーションによる各動作モードにおける画質評価
- Blu-ray対応マルチスタンダードビデオデコーダコアの開発 (コンシューマエレクトロニクス マルチメディアストレージ)
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- 165GOPS MPEG2対応広範囲,全探索動き検出LSI (特集 システムLSI) -- (マイコン/ASIC)