C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
スポンサーリンク
概要
- 論文の詳細を見る
- 2009-03-04
著者
-
佐藤 英徳
三菱電機(株) 情報技術総合研究所
-
小川 吉大
三菱電機株式会社情報技術総合研究所
-
峯岸 孝行
三菱電機株式会社情報技術総合研究所
-
小川 吉大
三菱電機(株)情報技術総合研究所
-
扇割 正浩
三菱電機(株)情報技術総合研究所
-
泉原 史幸
株式会社ルネサステクノロジ
-
小山 雅行
株式会社ルネサステクノロジ
-
峯岸 孝行
三菱電機(株)情報技術総合研究所
-
佐藤 英徳
三菱電機(株)情報技術総合研究所
関連論文
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- マルチコーデック対応可変長符号処理ハードウェアの性能評価(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- MPEG-2準拠スケーラブル画像符号化LSIの開発
- D-11-21 量子化閾値処理アルゴリズムに関する一検討
- 携帯型422P@HLエンコーダシステム対応64Mbit-DRAM内蔵1チップMPEG-24 22P@MLエンコーダLSIの開発 (「VLSI一般」)
- MPEG2 422P@ML準拠コーデックの開発
- D-11-109 プログラマブルシーケンサの検討(D-11.画像工学,一般セッション)
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- マルチコーデック対応可変長符号処理ハードウェアの性能評価(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- マルチコーデック対応可変長符号処理ハードウェアの性能評価(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術及び一般)
- D-11-157 MPEG-2 422@HL エンコーダチップセットの開発 : 高画質化手法
- C-12-27 マルチメディア・データバスの一検討(C-12.集積回路,一般セッション)
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 利用者の視聴履歴に基づくTV番組推薦システムの検討
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-3 ピン接続アダプタを用いたメモリバスのSystemCモデル(C-12. 集積回路A(設計・テスト・実装技術), エレクトロニクス2)
- D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
- D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- MPEG2対応動き検出LSI(ME2)(2) : 整数精度演算部の設計
- D-11-117 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : ビデオ部動作管理方式
- D-11-116 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : チップ評価手法
- D-11-115 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : 検証手法
- D-11-114 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : アーキテクチャ概要
- D-11-154 MPEG-2 422@HL エンコーダチップセットの開発 : チップセットアーキテクチャ
- 1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- MPEG2対応動き検出LSI(ME2)(3) : ハーフペル精度演算部の設計
- D-11-155 MPEG-2 422@HL エンコーダチップセットの開発 : 符号化LSI
- SA-1-4 高性能ビデオプロセッサにおける低消費電力設計手法
- チップ内ビデオバスアーキテクチャの検討
- 高画質対応MPEG2動き検出LSI(ME3)の開発(3) : デュアルアレイアーキテクチャー
- Blu-ray対応マルチスタンダードビデオデコーダコアの開発 (コンシューマエレクトロニクス マルチメディアストレージ)
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- C-12-2 クロスバー型バスの高性能化に関する検討(C-12.集積回路,一般セッション)
- C-12-54 映像信号用広帯域DLL回路の検討(C-12.集積回路,一般セッション)
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)
- A-3-6 可変ポイントFFT回路の検討(A-3.VLSI設計技術,一般セッション)
- A-3-4 高位合成向けSystemCバスモデルの自動生成(A-3.VLSI設計技術,一般セッション)
- C-12-14 高位アーキテクチャ検証モデルの開発(C-12.集積回路)