MPEG2 422P@ML準拠コーデックの開発
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 1998-03-06
著者
-
服部 伸一
三菱電機株式会社情報技術総合研究所
-
佐藤 英徳
三菱電機(株) 情報技術総合研究所
-
服部 信一
三菱電機株式会社 情報技術総合研究所
-
服部 伸一
三菱電機(株) 情報技術総合研究所
-
佐々木 源
通信機製作所
-
嶋田 義久
郡山製作所
-
佐々木 源
三菱電機
-
嶋田 義久
三菱電機株式会社
-
佐藤 英徳
三菱電機(株)情報技術総合研究所
関連論文
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- D-11-33 動き探索を用いた動画像中の雨滴ノイズ除去に関する一検討(D-11. 画像工学,一般セッション)
- D-11-13 2パス化によるIピクチャの符号化パラメーター選択の一検討(D-11. 画像工学,一般セッション)
- MPEG-2準拠スケーラブル画像符号化LSIの開発
- デジタル放送向け動画像符号化における低遅延化技術の開発と性能評価
- D-11-38 低遅延化を考慮したMPEG-2コーデックにおける画質評価試験(D-11. 画像工学,一般セッション)
- D-11-44 低遅延機能を搭載したMPEG-2 HDTVエンコーダの実現(D-11.画像工学C(画像通信・応用システム),一般講演)
- D-11-11 フィールド構造における動きベクトル選択の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-10 低遅延を考慮した画質改善方式の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-55 MPEG-2 HDTVエンコーダの低遅延化アーキテクチャの検討(D-11.画像工学C(画像通信・応用システム),一般講演)
- D-11-17 遅延を考慮した情報発生変動量制限下における符号化構造の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-16 低遅延を考慮したシーンチェンジ制御方式の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-45 MPEG-2コーデックにおける低遅延化の一考察(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
- D-11-26 低遅延機能を搭載したMPEG-2エンコーダFPGAの一検討(D-11. 画像工学A(画像基礎・符号化), 情報・システム2)
- D-11-21 量子化閾値処理アルゴリズムに関する一検討
- 携帯型422P@HLエンコーダシステム対応64Mbit-DRAM内蔵1チップMPEG-24 22P@MLエンコーダLSIの開発 (「VLSI一般」)
- D-11-54 疑似2パスを用いたMPEG-2ビデオ符号化におけるVBR制御方式の検討
- 区域的固定ビットレート符号化における符号量制御とビデオストリームバッファの関係
- D-11-158 MPEG-2 422@HL エンコーダチップセットの開発 : 評価手法
- MPEG2 422P@ML準拠コーデックの開発
- ディジタル放送用SDTVコーデックの検討
- SNGコ-デック (特集"ディジタル放送を支える先端技術″)
- D-11-109 プログラマブルシーケンサの検討(D-11.画像工学,一般セッション)
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- D-11-6 H.264 INTRA予測処理高速化の検討(D-11.画像工学,一般セッション)
- D-11-4 遅延を考慮したH.264/AVC CABAC符号化の一検討(D-11.画像工学,一般セッション)
- 4)ディジタルSNGシステム用ビデオコーデック(無線・光伝送研究会)
- ディジタルSNGシステム用ビデオコーデック
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- メディアプロセッサ内蔵1チップMPEG2 422@MLビデオ、オーディオ、システムエンコーダの開発
- 5)国際標準化対応ビデオコーデックを用いたテレビ会議システム(画像通信システム研究会)
- 国際標準化対応ビデオコーデックを用いたテレビ会議システム
- 低処理遅延MPEG2コーデックの検討
- D-11-154 MPEG-2 422@HL エンコーダチップセットの開発 : チップセットアーキテクチャ
- メディアプロセッサコアPPの低消費電力化
- メディアプロセッサコアPPの低消費電力化
- 3)525プログレッシブ対応のディジタルSNGコーデックの開発(放送現業研究会)
- D-11-155 MPEG-2 422@HL エンコーダチップセットの開発 : 符号化LSI
- SA-1-4 高性能ビデオプロセッサにおける低消費電力設計手法
- 高画質対応MPEG2動き検出LSI(ME3)の開発(3) : デュアルアレイアーキテクチャー
- 525本順次走査信号対応ディジタルSNGコーデックの開発 : デコーダの開発 / 画像工学A
- Blu-ray対応マルチスタンダードビデオデコーダコアの開発 (コンシューマエレクトロニクス マルチメディアストレージ)
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- C-12-54 映像信号用広帯域DLL回路の検討(C-12.集積回路,一般セッション)
- 画像符号化処理におけるビットレート変更時のバッファ制御に関する検討