C-12-27 マルチメディア・データバスの一検討(C-12.集積回路,一般セッション)
スポンサーリンク
概要
著者
関連論文
-
C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
-
動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
-
D-11-109 プログラマブルシーケンサの検討(D-11.画像工学,一般セッション)
-
C-12-27 マルチメディア・データバスの一検討(C-12.集積回路,一般セッション)
-
C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
実時間オプティカルフロープロセッサの開発とFPGAを用いた検証システムの構築(スマートパーソナルシステム,一般)
-
D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
-
D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
-
動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
MPEG2対応動き検出LSI(ME2)(2) : 整数精度演算部の設計
-
D-11-117 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : ビデオ部動作管理方式
-
D-11-116 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : チップ評価手法
-
D-11-115 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : 検証手法
-
D-11-114 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : アーキテクチャ概要
-
1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
-
1チップH.32xマルチメディア通信LSI
-
1チップH.32xマルチメディア通信LSI
-
MPEG2対応動き検出LSI(ME2)(3) : ハーフペル精度演算部の設計
-
チップ内ビデオバスアーキテクチャの検討
-
ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
-
ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
-
C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
-
C-12-2 クロスバー型バスの高性能化に関する検討(C-12.集積回路,一般セッション)
-
C-12-54 映像信号用広帯域DLL回路の検討(C-12.集積回路,一般セッション)
-
C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)
-
A-3-6 可変ポイントFFT回路の検討(A-3.VLSI設計技術,一般セッション)
-
A-3-4 高位合成向けSystemCバスモデルの自動生成(A-3.VLSI設計技術,一般セッション)
もっと見る
閉じる
スポンサーリンク