動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,<特集>リコンフィギャラブルシステム論文)
スポンサーリンク
概要
- 論文の詳細を見る
画像圧縮符号化処理技術に用いられ,H.264,MPEG-2,MPEG-4など複数の画像圧縮規格ごとに全く異なる可変長コードテーブル(Variable Length Code:VLCテーブル)を,動的再構成ハードウェア技術により一つのハードウェアで実現した可変長符復号プロセッサコアについて述べる.VLCテーブルの入力を4bit単位で比較する探索木と想定し,その探索木のノードを4×5に配列した動的再構成可能な比較セルに割り付けることで小型なVLCテーブルを実現した.また,比較セルは4セットのコンフィグレーションレジスタをもち,レジスタ選択を切り換えることで1クロックサイクルによる再構成が可能であり,高速動作を実現している.本コアはこのテーブルのほか,ビットストリーム供給部,ビットストリーム圧縮部,係数とビットストリームを格納する二つのメモリ,CPUから本コアを制御するための制御レジスタからなり,106.1MHzでMPEG-2のHDTV 30fr/s,203.4MHzでH.264のNTSC 30 fr/sのデコード処理が可能である.本コアを0.18-μm CMOSで実装設計し,1.1×1.1mm^2で実現した.
- 2006-06-01
著者
-
深山 正幸
金沢大学大学院自然科学研究科
-
吉本 雅彦
神戸大学工学部
-
小野 みどり
三菱電機株式会社情報技術総合研究所部
-
遠山 治
三菱電機株式会社 情報技術総合研究所
-
峯岸 孝行
三菱電機株式会社情報技術総合研究所
-
江井 友美
三菱電機株式会社情報技術総合研究所
-
黒田 雄樹
金沢大学電気電子システム工学科
-
深山 正幸
金沢大学電気電子システム工学科
-
吉本 雅彦
神戸大学システム情報学研究科|独立行政法人科学技術振興機構 Crest
-
遠山 治
三菱電機株式会社情報技術総合研究所
-
遠山 治
金沢大学工学部電気・情報工学科
-
小野 みどり
三菱電機株式会社情報技術総合研究所
-
峯岸 孝行
三菱電機株式会社
関連論文
- H.264/AVC画面内予測符号化器の高速アルゴリズムとアーキテクチャ(計算機システム)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算 (画像符号化・映像メディア処理レター特集)
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算(画像認識,コンピュータビジョン)
- ビット線の電力を削減する実時間動画像処理応用2-port SRAM(新メモリ技術とシステムLSI)
- C-12-42 ビット線充放電電力を53%削減する動画像処理応用2-port SRAM(C-12.集積回路D(メモリ),一般講演)
- AS-2-2 動的電圧制御環境下における0.3-V動作64-kb SRAM(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- 動画像符号化処理における電力最小化のためのフィードフォワード型動的周波数/電圧協調制御アルゴリズム
- A-21-26 ワイヤレスセンサネットワークのためのタイマ制御によるカウンタベースブロードキャスティング方式の改良(A-21.センサネットワーク,一般講演)
- センサネットワークのための集約率を考慮したGIT経路制御の評価(ユビキタス時代のNWシステム・サービス, シームレス通信サービス, 一般)
- B-5-148 ワイヤレスセンサノードのための送信電力制御におけるインピーダンス不整合の影響(B-5.無線通信システムB(ワイヤレスアクセス),通信1)
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- D-11-13 2パス化によるIピクチャの符号化パラメーター選択の一検討(D-11. 画像工学,一般セッション)
- 消費電力を50%削減する動的電圧/周波数制御型H.264/AVC HDTVデコーダアーキテクチャ(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- C-12-1 電源線制御によるしきい値電圧変動マージンの大きい断熱SRAM(メモリ技術,C-12.集積回路,一般セッション)
- C-12-40 3値CAMセルのプルダウントランジスタの構成に関する検討(C-12.集積回路D(メモリ),一般講演)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-15 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(3) : SIMDデータパスの構成
- デジタル放送向け動画像符号化における低遅延化技術の開発と性能評価
- D-11-38 低遅延化を考慮したMPEG-2コーデックにおける画質評価試験(D-11. 画像工学,一般セッション)
- D-11-44 低遅延機能を搭載したMPEG-2 HDTVエンコーダの実現(D-11.画像工学C(画像通信・応用システム),一般講演)
- D-11-11 フィールド構造における動きベクトル選択の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-10 低遅延を考慮した画質改善方式の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-17 遅延を考慮した情報発生変動量制限下における符号化構造の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-16 低遅延を考慮したシーンチェンジ制御方式の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-109 プログラマブルシーケンサの検討(D-11.画像工学,一般セッション)
- C-12-35 可逆計算による状態変化と断熱SRAMとの同等性(C-12.集積回路,一般セッション)
- サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(低消費電力設計,システム設計及び一般)
- サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(システム設計及び一般)
- C-12-30 実時間動領域抽出向けアフィン動きモデル推定VLSIプロセッサ(C-12.集積回路,一般セッション)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- フィードフォワード型動的電圧制御によるMPEG4低消費電力アルゴリズム(VSLI一般(ISSCC'03関連特集))
- C-12-2 分散の係数からみたSRAMの書込みマージンの定義に関する検討(メモリ技術,C-12.集積回路,一般セッション)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 画像符号化SoCの低消費電力化のための垂直統合設計研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 画像符号化SoCの低消費電力化のための垂直統合設計研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 画像符号化SoCの低消費電力化のための垂直統合設計研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 画像符号化SoCの低消費電力化のための垂直統合設計研究(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- VGA30fps実時間動画像認識応用オプティカルフロープロセッサコア(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 動的リコンフィギャラブルプロセッサを用いた動画アプリケーションの機能分割実装(リコンフィギャラブルシステム,一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-3 ピン接続アダプタを用いたメモリバスのSystemCモデル(C-12. 集積回路A(設計・テスト・実装技術), エレクトロニクス2)
- 実時間オプティカルフロープロセッサの開発とFPGAを用いた検証システムの構築(スマートパーソナルシステム,一般)
- D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
- D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
- 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動画像符号化動きベクトル検出のための低消費電力シストリックアレイアーキテクチャの研究(VLSI一般(ISSCC2005特集))
- C-12-6 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(1) : アルゴリズム, アーキテクチャ, VLSI実装(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-5 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(2) : 低消費電力全探索向けシストリックアレイアーキテクチャ(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 消費電力を50%削減する動的電圧/周波数制御型H.264/AVC HDTVデコーダアーキテクチャ(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- フィードフォワード動的電圧制御によるMPEG4低消費電力化アルゴリズム
- フィードフォワード動的電圧制御によるMPEG4低消費電力化アルゴリズム
- C-12-17 多段電圧制御可能なCPU上でのダイナミック電圧制御による動画像符号化の低消費電力化の一検討
- C-12-14 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(2) : 制御方式
- 携帯機器応用低消費電力MPEG2 MP@HL動き検出プロセッサの開発
- C-12-15 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(3) : 内蔵メモリ容量とデータ転送量の削減(C-12.集積回路B(ディジタル))
- C-12-14 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(2) : 演算と制御の簡単化(C-12.集積回路B(ディジタル))
- C-12-13 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(1) : アルゴリズムの提案(C-12.集積回路B(ディジタル))
- C-12-13 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(1) : VLSIアーキテクチャー
- C-12-16 デューティ比制御によるキャパシタ断熱充電技術(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- C-12-15 動的電圧制御 VLSI 内蔵型 SRAM マクロの電源電圧動作マージン拡大の検討
- 方向マスクを用いたH.264/AVC高速画面内予測アルゴリズムの性能改善(研究速報)
- C-12-23 アフィン動きモデル推定プロセッサ用逆行列計算回路(C-12. 集積回路ABC(ロジック・センサ),一般セッション)
- 低遅延画像伝送システム用JPEG2000コーデックLSIの開発(システムオンシリコン,RFID技術及び一般)
- C-12-14 ビットプレーン並列方式によるJPEG2000 EBCOT回路の開発(C-12.集積回路B(ディジタル),一般講演)
- C-12-13 JPEG 2000離散ウェーブレット変換回路の高性能化および小面積化(C-12.集積回路B(ディジタル),一般講演)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP
- ヒトゲノム解析アクセラレータLSIアーキテクチャ(集積エレクトロニクス)
- C-12-14 携帯動画像端末応用サブ mW・MPEG4 動き検出プロセッサコア IP (2) : アーキテクチャ
- C-12-13 携帯動画像端末応用サブ mW・MPEG4 動き検出プロセッサコア IP (1) : アルゴリズム
- C-12-23 ヒトゲノム解析アクセラレータLSIの設計
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- D-12-44 Haar-like特徴とアフィン動きモデル推定を用いた顔器官検出・追跡(D-12.パターン認識・メディア理解,一般セッション)
- 輝度変化にロバストな高速オプティカルフローアルゴリズムのFPGA実装
- C-12-50 任意タンクキャパシタ回路の断熱充電ステップ電圧の安定性(センサ、電源回路、デジタル,C-12.集積回路,一般セッション)
- グローバル動き補償にヘルマートモデルを用いた高フレームレート化(スマートパーソナルシステム,一般)
- VGA 131fpsアフィン動きモデル推定VLSIプロセッサ(画像・映像処理)
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)
- マルチビットアップセット耐性及びシングルビットアップセット耐性を備えた8T SRAMセルレイアウト
- アフィン動きモデル推定プロセッサの顔器官追跡への応用(低電圧/低消費電力技術,新デバイス・回路とその応用)
- アフィン動きモデル推定プロセッサの顔器官追跡への応用(低電圧/低消費電力技術,新デバイス・回路とその応用)