C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2005-03-07
著者
-
石田 耕三
三菱電機(株)システムLSI開発研究所
-
石田 耕三
三菱電機株式会社 情報技術総合研究所
-
遠山 治
三菱電機株式会社 情報技術総合研究所
-
峯岸 孝行
三菱電機株式会社情報技術総合研究所
-
扇割 正浩
三菱電機(株)情報技術総合研究所
-
峯岸 孝行
三菱電機(株)情報技術総合研究所
-
遠山 治
三菱電機(株)情報技術総合研究所
-
小野 みどり
三菱電機(株)情報技術総合研究所
-
遠山 治
金沢大学工学部電気・情報工学科
-
小野 みどり
三菱電機株式会社情報技術総合研究所
関連論文
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- MPEG2対応、5GOPS、マクロブロックレベル画素処理プロセッサ
- MPEG2実時間符号化対応プログラマブル画素処理プロセッサ[1] : LSIアーキテクチャ
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- D-11-13 2パス化によるIピクチャの符号化パラメーター選択の一検討(D-11. 画像工学,一般セッション)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-15 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(3) : SIMDデータパスの構成
- デジタル放送向け動画像符号化における低遅延化技術の開発と性能評価
- D-11-38 低遅延化を考慮したMPEG-2コーデックにおける画質評価試験(D-11. 画像工学,一般セッション)
- D-11-44 低遅延機能を搭載したMPEG-2 HDTVエンコーダの実現(D-11.画像工学C(画像通信・応用システム),一般講演)
- D-11-11 フィールド構造における動きベクトル選択の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-10 低遅延を考慮した画質改善方式の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-17 遅延を考慮した情報発生変動量制限下における符号化構造の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-16 低遅延を考慮したシーンチェンジ制御方式の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-109 プログラマブルシーケンサの検討(D-11.画像工学,一般セッション)
- 画素並列処理系のための平面中の複数点に対する高速座標生成回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- C-12-27 マルチメディア・データバスの一検討(C-12.集積回路,一般セッション)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 動的リコンフィギャラブルプロセッサを用いた動画アプリケーションの機能分割実装(リコンフィギャラブルシステム,一般)
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-3 ピン接続アダプタを用いたメモリバスのSystemCモデル(C-12. 集積回路A(設計・テスト・実装技術), エレクトロニクス2)
- D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
- D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- C-12-14 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(2) : 制御方式
- MPEG2対応動き検出LSI(ME2)(2) : 整数精度演算部の設計
- D-11-117 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : ビデオ部動作管理方式
- D-11-116 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : チップ評価手法
- D-11-115 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : 検証手法
- D-11-114 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : アーキテクチャ概要
- C-12-13 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(1) : VLSIアーキテクチャー
- 1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
- 1チップH.32xマルチメディア通信LSI
- 1チップH.32xマルチメディア通信LSI
- 画素並列処理による視野内の物体の高速位置検出回路 (「VLSI一般」)
- MPEG2対応動き検出LSI(ME2)(3) : ハーフペル精度演算部の設計
- フルカスタムブロックを含む同期回路LSIのチップレベル・タイミング検証法
- チップ内ビデオバスアーキテクチャの検討
- Blu-ray対応マルチスタンダードビデオデコーダコアの開発 (コンシューマエレクトロニクス マルチメディアストレージ)
- ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- C-12-2 クロスバー型バスの高性能化に関する検討(C-12.集積回路,一般セッション)
- C-12-54 映像信号用広帯域DLL回路の検討(C-12.集積回路,一般セッション)
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)
- A-3-6 可変ポイントFFT回路の検討(A-3.VLSI設計技術,一般セッション)
- A-3-4 高位合成向けSystemCバスモデルの自動生成(A-3.VLSI設計技術,一般セッション)