画素並列処理系のための平面中の複数点に対する高速座標生成回路
スポンサーリンク
概要
- 論文の詳細を見る
平面上にある複数個の点の位置を座標としてエンコードするには, エンコーダの特性から, 同時に複数個の点の座標のエンコードが行えないために, 逐次的にそれぞれの点を検索し順番に一つずつ座標をエンコードする必要がある.平面上の点を検索するための効率の良いアルゴリズムとしては2分検索などが知られているが, それらは一般的にソフトウェアとして実現するのは容易であるも, ハードウェアとして実現するのは難しい.本論文では複数点のエンコードを行うために, 高速に平面上の点を検索するアルゴリズムとその回路構成を提案する.画素平面上の物体の重心を検出する回路の最終段に今回提案する回路を用い, 検出された重心点の検索をH-SPICEによる回路シミュレーションによって行った結果, 15×15の画素平面に対して数μs程度で検索を終了することを確認した.またこのアルゴリズムの処理時間は, 理論上画素平面の画素数に依存せず検索を行う点の数に依存するので, 検索を行う画素平面の画素数が増えても処理時間が大幅に増大することはないため高解像度化にも有効である.
- 社団法人電子情報通信学会の論文
- 2001-04-01
著者
-
秋田 純一
はこだて未来大学システム情報科学部
-
秋田 純一
金沢大
-
遠山 治
金沢大学工学部
-
高瀬 信二
金沢大学工学部電気・情報工学科
-
渡辺 晃
金沢大学工学部電気・情報工学科
-
遠山 治
三菱電機株式会社情報技術総合研究所
-
遠山 治
金沢大学工学部電気・情報工学科
関連論文
- ツリー構造の選択的駆動による画像信号読出手法のための回路構成方式
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-15 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(3) : SIMDデータパスの構成
- D-11-44 低遅延機能を搭載したMPEG-2 HDTVエンコーダの実現(D-11.画像工学C(画像通信・応用システム),一般講演)
- 画素並列処理系のための平面中の複数点に対する高速座標生成回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- 専用LSIを用いたカラービデオ画像の高速色抽出回路
- 3-6 画像信号の読み出しのためのオートマトンのツリー構造の回路的実現法
- 3-5 画像信号の選択的読み出しのためのオートマトンのツリー構造
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 動的リコンフィギャラブルプロセッサを用いた動画アプリケーションの機能分割実装(リコンフィギャラブルシステム,一般)
- SA-2-1 ビデオ画像の画素単位でのリアルタイム色抽出処理回路の設計
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-3 ピン接続アダプタを用いたメモリバスのSystemCモデル(C-12. 集積回路A(設計・テスト・実装技術), エレクトロニクス2)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- C-12-14 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(2) : 制御方式
- C-12-13 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(1) : VLSIアーキテクチャー
- 画素並列処理による視野内の物体の高速位置検出回路 (「VLSI一般」)
- A-68 同期式フリップフロップのクロック線電力消費の評価と低減法(A-3. VLSI設計技術,一般講演)
- A-67 同期回路の低消費電力化のための最適状態割当法(A-3. VLSI設計技術,一般講演)
- C-12-23 ヒトゲノム解析アクセラレータLSIの設計
- 4進木スキャン機能を有するスマートセンサ(イメージセンシング技術)
- 階層構造スキャンを用いた動き検出イメージセンサ
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- 音を用いた筋電情報の提示 筋電特徴と音特徴との対応付けと強調
- 夏休み工作のためのフィジカルコンピューティング : 2.6 レベルアップ!PSoC入門-あるいは一種の動的再構成プロセッサ-
- RF-CMOS技術を用いたラジカルセンサLSIの開発--ESR検出回路の感度解析 (情報センシング)
- 表面筋電信号を用いたウェアラブル型ミュージック・インタフェース
- 夏休み工作のためのフィジカルコンピューティング : 6.コンピュータの上流と下流をつなぐ電子工作
- 夏休み工作のためのフィジカルコンピューティング : 3.クックブック-physical×wonderfl で始めるフィジカルコンピューティング-
- FPGAと高速カメラによる高速リアルタイム視線検出システムの実装と評価(インタラクティブシステム・画像入力デバイス・方式,及び一般)
- 画像中の知覚可能なジャギーの擬似的不規則配置画素による解消効果
- 音を用いた筋電情報の提示 : 節電特徴と音特徴との対応付けと強調(萌芽セッション,エンタテインメントのためのメディアとリアリティ)
- 可変ブロックアクセス機能をもつ適応解像度CMOS画像センサ
- ツリー構造による画像信号圧縮効率のランレングス符号化との比較
- オートマトンのツリー構造による画像信号の選択的読み出し手法とその応用
- オートマトンのツリー構造による画像信号の圧縮読出手法
- オートマトンの階層構造によるセンサ信号の読み出し方法
- VLSI設計・試作パイロットプロジェクト : VerilogHDLによるVLSI設計
- 低消費電力状態遷移回路のためのコード割当の評価
- 状態コード割当による状態遷移回路の低消費電力化法
- 状態遷移回路の低消費電力化のための状態割当法
- 信号遷移確率に基づくCMOS論理回路の消費電力低減手法
- RF-CMOS技術を用いたラジカルセンサLSTの開発 : ESR検出回路の感度解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 昆虫音声を用いたスマートフォンで投稿可能な環境モニタリングシステム-Chu-lingual
- ReRAMの多重書き込み自動回避回路を用いた消費電力削減技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ReRAMの多重書き込み自動回避回路を用いた消費電力削減技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 筋疲労を考慮した表面筋電位からのロバスト指動作識別(一般,複合現実感,仮想都市,及び一般)
- 筋電位計測と画像計測を利用した把持行動の予測(ヒューマンコンピュータインタラクション,学生論文)
- 動画像における擬似的不規則画素配置によるジャギー解消効果の評価(視聴覚技術,ヒューマンインタフェースおよび一般)
- 擬似的不規則画素配置による画像表現の高精彩化のパラメータ最適化(視聴覚技術,ヒューマンインタフェースおよび一般)
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)
- 高機能イメージセンサ
- 主動筋・拮抗筋のバランスを考慮した表面筋電信号からの運動習熟度指標
- 表面筋電信号を用いた負荷強度の変化にロバストな疲労検出手法の検討
- 打撃動作時の習熟と表面筋電信号の関係(BCI/BMIとその周辺,一般)
- 1-4 高機能イメージセンサ(1. 2011 IISWレビュー,イメージセンサ技術の最新動向)
- 筋電位計測と画像による姿勢計測を用いたリハビリテーション支援システムの設計(ヒューマンコミュニケーション基礎,ヒューマンコミュニケーション〜価値ある生活環境構築のための情報技術〜論文)
- アレイ電極を用いた表層筋と深層筋の活動の推定
- 表面筋電信号を用いた打撃動作による主動筋・措抗筋の関係
- EMSトレーニング中の筋の状態推定を目的とした誘発筋電位の計測
- 擬似的不規則画素配置によるジャギー低減のための画素構造の検討(学生研究発表会)