抵抗網中の電位分布の局所性を用いた高速重心検出回路
スポンサーリンク
概要
- 論文の詳細を見る
2次元の画像情報をもとに物体認識を行うには, 画像データをいったんメモリに格納しそれに対して逐次処理を行うのが一般的である.しかし, 画素数が増加するにつれて処理時間が膨大になるために, 高速な処理が要求されるアプリケーションにおいてはその処理時間がしばしば大きな問題となる.本論文では, 光電流が抵抗網に流れ込むことによって現れる電位分布の極大値を検出することにより, 高速に物体の重心及び大まかな大きさを検出する機能をもつ処理回路を提案する.この方法では抵抗網中に現れる電位分布を利用した画素並列処理を用いているため, 画素数が増加しても原理的には処理時間の極端な増加は起こらないと考えられる.構成した回路に対してHSPICEによる回路シミュレーションを行った結果, 画素数23X23に対して約50μsの処理時間で重心検出を行えることを確認した.
- 社団法人電子情報通信学会の論文
- 2001-01-01
著者
-
秋田 純一
金沢大
-
遠山 治
金沢大学工学部
-
秋田 純一
公立はこだて未来大学システム情報科学部
-
高瀬 信二
金沢大学工学部電気・情報工学科
-
渡辺 晃
金沢大学工学部電気・情報工学科
-
遠山 治
三菱電機株式会社情報技術総合研究所
-
遠山 治
金沢大学工学部電気・情報工学科
関連論文
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-15 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(3) : SIMDデータパスの構成
- D-11-44 低遅延機能を搭載したMPEG-2 HDTVエンコーダの実現(D-11.画像工学C(画像通信・応用システム),一般講演)
- 興奮性信号の空間的伝搬遅延を用いた任意方向動体検出イメージセンサアーキテクチャ(システムLSIのための先進アーキテクチャ論文)
- 興奮性信号の空間的伝播遅延を用いた任意方向動体検出イメージセンサアーキテクチャ(高機能イメージセンサ)
- 画素並列処理系のための平面中の複数点に対する高速座標生成回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- 専用LSIを用いたカラービデオ画像の高速色抽出回路
- C-12-29 ゲノム情報解析のための高速ホモロジー検索回路
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 動的リコンフィギャラブルプロセッサを用いた動画アプリケーションの機能分割実装(リコンフィギャラブルシステム,一般)
- SA-2-1 ビデオ画像の画素単位でのリアルタイム色抽出処理回路の設計
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-3 ピン接続アダプタを用いたメモリバスのSystemCモデル(C-12. 集積回路A(設計・テスト・実装技術), エレクトロニクス2)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- C-12-14 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(2) : 制御方式
- C-12-13 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(1) : VLSIアーキテクチャー
- 画素並列処理による視野内の物体の高速位置検出回路 (「VLSI一般」)
- ヒトゲノム解析アクセラレータLSIアーキテクチャ(集積エレクトロニクス)
- 色相環を基点にした配色モデルの構築(ポスターセッション方式による研究発表概要)
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)