メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
スポンサーリンク
概要
- 論文の詳細を見る
バスとハードウェア・ブロックの間にバッファを介在させることにより、バスの混雑によるハードウェアの待ち時間を軽減させることが可能となる。しかしながら、バッファの容量を正確に見積もらなければ、処理全体の破綻を招く、もしくはメモリ領域の無駄により、LSIのコストを高くする結果となる。本稿では、FIFOを構成する2ポートRAMのバッファを持つメモリバスのSystemCモデルを用いてバッファ容量の評価を行った結果を示す。本評価では、メモリバスの他、CPU、ハードウェア・ブロックのSystemCモデルを作成し、実データを用いたシミュレーションを実施した。シミュレーション時に、バッファのアクセス状況を保存し、バッファ使用状況をグラフ化することにより、バッファの適正容量を評価した。また、ハードウェア・ブロックに接続するバッファにピン接続アダプタ(SystemCモデル)を挿入することにより、ハードウェア・ブロックをRTLモデルに置き換えることを可能とした。ピン接続アダプタの利用により、SystemC/RTL混在シミュレーションを可能とし、SystemCモデルをRTL検証用ベンチに流用可能とした。
- 2006-02-27
著者
-
石田 耕三
三菱電機株式会社 情報技術総合研究所
-
小野 みどり
三菱電機株式会社情報技術総合研究所部
-
遠山 治
三菱電機株式会社 情報技術総合研究所
-
小山 雅行
株式会社ルネサステクノロジ
-
小山 雅行
株式会社ルネサステクノロジ システムコア技術統括部
-
影本 哲哉
株式会社ルネサステクノロジ
-
遠山 治
三菱電機株式会社情報技術総合研究所
-
細谷 史郎
三菱電機株式会社 情報技術総合研究所
-
影本 哲哉
株式会社ルネサステクノロジ システムコア技術統括部
-
小野 みどり
三菱電機株式会社情報技術総合研究所
関連論文
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- D-11-13 2パス化によるIピクチャの符号化パラメーター選択の一検討(D-11. 画像工学,一般セッション)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-15 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(3) : SIMDデータパスの構成
- デジタル放送向け動画像符号化における低遅延化技術の開発と性能評価
- D-11-38 低遅延化を考慮したMPEG-2コーデックにおける画質評価試験(D-11. 画像工学,一般セッション)
- D-11-44 低遅延機能を搭載したMPEG-2 HDTVエンコーダの実現(D-11.画像工学C(画像通信・応用システム),一般講演)
- D-11-11 フィールド構造における動きベクトル選択の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-10 低遅延を考慮した画質改善方式の一検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-17 遅延を考慮した情報発生変動量制限下における符号化構造の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- D-11-16 低遅延を考慮したシーンチェンジ制御方式の検討(D-11.画像工学A(画像基礎・符号化),一般講演)
- 画素並列処理系のための平面中の複数点に対する高速座標生成回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- 抵抗網中の電位分布の局所性を用いた高速重心検出回路
- SoCの電源雑音向け微細埋め込み型連続時間雑音検出手法(アナログ,パワーインテグリティ,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- SoCの電源雑音向け微細埋め込み型連続時間雑音検出手法(アナログ,パワーインテグリティ, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- メモリバスSystemCモデルを用いたバスのバッファ評価(ネットワークプロセッサ,通信のための信号処理,符号理論,一般)
- 動的リコンフィギャラブルプロセッサを用いた動画アプリケーションの機能分割実装(リコンフィギャラブルシステム,一般)
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-3 ピン接続アダプタを用いたメモリバスのSystemCモデル(C-12. 集積回路A(設計・テスト・実装技術), エレクトロニクス2)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- C-12-14 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(2) : 制御方式
- C-12-13 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(1) : VLSIアーキテクチャー
- 画素並列処理による視野内の物体の高速位置検出回路 (「VLSI一般」)
- 第2世代MUSEデコーダ用出力処理LSIの開発
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)