チップ内ビデオバスアーキテクチャの検討
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2000-03-07
著者
-
鈴木 弘一
三菱電機(株)情報技術総合研究所
-
小川 吉大
三菱電機株式会社情報技術総合研究所
-
峯岸 孝行
三菱電機株式会社情報技術総合研究所
-
鈴木 弘一
三菱電機株式会社系統変電・交通システム事業所
-
亀丸 敏久
情報通信システム開発センター
-
亀丸 敏久
三菱電機株式会社情報通信システム開発センター
-
鈴木 弘一
三菱電機株式会社情報技術総合研究所
-
峯岸 孝行
三菱電機株式会社
-
小川 吉大
三菱電機株式会社
関連論文
- C-12-6 マルチスタンダードHDTVビデオデコーダコアの開発(C-12.集積回路,一般セッション)
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- D-11-109 プログラマブルシーケンサの検討(D-11.画像工学,一般セッション)
- D-11-157 MPEG-2 422@HL エンコーダチップセットの開発 : 高画質化手法
- C-12-27 マルチメディア・データバスの一検討(C-12.集積回路,一般セッション)
- 利用者の視聴履歴に基づくTV番組推薦システムの検討
- C-12-4 マルチメディア・データバス(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- 高画質対応MPEG2動き検出LSI(ME3)の開発
- 高出力・高ビーム品質色素レーザー開発
- 大口径CVL発振器の開発
- D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
- D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- MPEG2対応動き検出LSI(ME2)(2) : 整数精度演算部の設計
- D-11-117 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : ビデオ部動作管理方式
- D-11-116 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : チップ評価手法
- D-11-115 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : 検証手法
- D-11-114 MPEG-4/H.26X対応マルチメディア通信プロセッサの開発 : アーキテクチャ概要
- ED2000-120 / SDM2000-102 / ICD2000-56 MPEG4/H26x 30fr/s ビデオ処理可能な低消費電力 メディアプロセッサコア アーキテクチャ
- ED2000-120 / SDM2000-102 / ICD2000-56 MPEG4/H26x 30fr/s ビデオ処理可能な低消費電力 メディアプロセッサコア アーキテクチャ
- ED2000-120 / SDM2000-102 / ICD2000-56 MPEG4/H26x 30fr/sビデオ処理可能な低消費電力メディアプロセッサコア アーキテクチャ
- 1チップマルチプロセッサのデバッグシステム(VSLI一般(ISSCC'03関連特集))
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- メディアプロセッサコアPPの低消費電力化
- 1チップH.32xマルチメディア通信LSI
- MPEG2対応動き検出LSI(ME2)(3) : ハーフペル精度演算部の設計
- SA-1-4 高性能ビデオプロセッサにおける低消費電力設計手法
- 高性能ビデオプロセッサコアアーキテクチャの開発(2) : 行列演算エンジン
- 高性能ビデオプロセッサコアアーキテクチャの開発(1) : アーキテクチャ概要
- チップ内ビデオバスアーキテクチャの検討
- 高画質対応PCベースMPEG2エンコーダ用動き検出拡張ボードの開発
- 高画質対応MPEG2動き検出LSI(ME3)の開発(3) : デュアルアレイアーキテクチャー
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- メディアプロセッサの動作情報に基づく低消費電力エンハンス手法 : 機能シミュレータによるプロファイル情報の活用による低電力化事例
- ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- ACS-1-7 高速光通信向けアナデジ混在大規模LSIのテスト設計(ACS-1.最新アナデジ混載LSI技術,シンポジウムセッション)
- C-12-1 SystemCを用いたLSIアーキテクチャの評価(C-12.集積回路,一般セッション)
- C-12-2 クロスバー型バスの高性能化に関する検討(C-12.集積回路,一般セッション)
- C-12-54 映像信号用広帯域DLL回路の検討(C-12.集積回路,一般セッション)
- 半導体方式パルサ駆動の銅蒸気レーザ多段増幅装置の開発
- C-12-9 車載表示器向け映像処理LSI(C-12.集積回路,一般セッション)
- A-3-6 可変ポイントFFT回路の検討(A-3.VLSI設計技術,一般セッション)
- 14-5 ファジーアルゴリズムによる符号化ノイズ低減方法の一検討 : H/W化を考慮したポストフィルタ(第14部門 画像・映像符号化)
- A-3-4 高位合成向けSystemCバスモデルの自動生成(A-3.VLSI設計技術,一般セッション)
- C-12-14 高位アーキテクチャ検証モデルの開発(C-12.集積回路)