モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
H.264では16×16画素〜4×4画素までの大小7つのブロックサイズでの動き補償が可能であり, これにより符号化効率が向上する反面, 動き検出の演算量がブロックサイズ数に対し線形的に増加し, さらにそれを専用ハードウェアで実現するための回路構成も複雑となる.そこで, 増大した演算量と回路構成の複雑度を低減させる高速ブロックサイズ決定法を開発した.高速ブロックサイズ決定法は大きなブロックサイズにおける探索法(FSLB)と小さなブロックサイズにおける探索法(FSSB)からなるブロック分割アルゴリズムである.また, 探索アルゴリズムには広い探索範囲を低演算量で探索する1D-DSを導入した.高速ブロックサイズ決定法と1D-DSを組み合わせた提案法はH.264符号化シミュレーションにおいてFSに対し画質劣化を平均0.1dB程度に抑えつつ, 演算量を97%削減した.
- 社団法人電子情報通信学会の論文
- 2005-10-13
著者
-
深山 正幸
金沢大学大学院自然科学研究科
-
宮越 純一
神戸大学大学院自然科学研究科
-
村地 勇一郎
神戸大学大学院自然科学研究科
-
吉本 雅彦
神戸大学大学院自然科学研究科
-
宮越 純一
神戸大学自然科学研究科
-
村地 勇一郎
神戸大学自然科学研究科
-
濱本 真生
神戸大学自然科学研究科
-
長井 健一
神戸大学大学院自然科学研究科
-
濱本 真生
神戸大学大学院自然科学研究科
-
松野 哲郎
金沢大学大学院自然科学研究科
-
松野 哲郎
金沢大学自然科学研究科
-
吉本 雅彦
神戸大学大学院システム情報学研究科:独立行政法人科学技術振興機構 Crest
-
吉本 雅彦
神戸大学大学院システム情報学研究科
-
吉本 雅彦
神戸大学大学院
関連論文
- H.264/AVC画面内予測符号化器の高速アルゴリズムとアーキテクチャ(計算機システム)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算 (画像符号化・映像メディア処理レター特集)
- 時刻同期型MACプロトコルを用いる58-μWワンチップセンサノードプロセッサ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 低消費電力センサノードVLSIのための時刻同期型MACプロトコルの研究(センサネットワーク,アドホックネットワーク)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算(画像認識,コンピュータビジョン)
- ビット線の電力を削減する実時間動画像処理応用2-port SRAM(新メモリ技術とシステムLSI)
- C-12-42 ビット線充放電電力を53%削減する動画像処理応用2-port SRAM(C-12.集積回路D(メモリ),一般講演)
- しきい値電圧ばらつきを克服したDVS環境下における0.3V動作SRAMの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- AS-2-2 動的電圧制御環境下における0.3-V動作64-kb SRAM(AS-2. ASPLA 90nmを用いたVLSIの研究開発,シンポジウム)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- 動画像符号化処理における電力最小化のためのフィードフォワード型動的周波数/電圧協調制御アルゴリズム
- B-20-10 ワイヤレスセンサネットワークのためのデータ集約を考慮した部分起動メモリの電力削減効果に関する研究(B-20.ユビキタス・センサネットワーク,一般セッション)
- センサネットワークのための長波帯標準電波時刻同期を用いた周期起動型MACの提案(ユビキタス時代のNWシステム・サービス,シームレス通信サービス,一般)
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- カラム線制御回路を用いた0.56V動作128-kb 10T小面積SRAM(メモリ技術)
- 7T/14TディペンダブルSRAMおよびハーフセレクト回避セル配置構造(メモリ技術)
- C-12-4 7T/14TディペンダブルSRAMおよびそのセル配置構造(C-12.集積回路,一般セッション)
- チップ間ばらつき補正機能を有する基板バイアス制御を用いた0.42V動作486-kb FD-SOI SRAM(学生・若手研究会)
- C-12-1 電源線制御によるしきい値電圧変動マージンの大きい断熱SRAM(メモリ技術,C-12.集積回路,一般セッション)
- C-12-40 3値CAMセルのプルダウントランジスタの構成に関する検討(C-12.集積回路D(メモリ),一般講演)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-35 可逆計算による状態変化と断熱SRAMとの同等性(C-12.集積回路,一般セッション)
- サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(低消費電力設計,システム設計及び一般)
- サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(システム設計及び一般)
- C-12-30 実時間動領域抽出向けアフィン動きモデル推定VLSIプロセッサ(C-12.集積回路,一般セッション)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- フィードフォワード型動的電圧制御によるMPEG4低消費電力アルゴリズム(VSLI一般(ISSCC'03関連特集))
- プロセスばらつきを考慮したNoCアーキテクチャの検討
- C-12-2 分散の係数からみたSRAMの書込みマージンの定義に関する検討(メモリ技術,C-12.集積回路,一般セッション)
- ブロック一括コピー機能を有する7T SRAM(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- ブロック一括コピー機能を有する7T SRAM(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- ブロック一括コピー機能を有する7T SRAM(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- AI-1-8 ディペンダブルメモリへの挑戦(AI-1.デイベンダブルVLSIに向けて,依頼シンポジウム,ソサイエティ企画)
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- VGA30fps実時間動画像認識応用オプティカルフロープロセッサコア(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- しきい値電圧ばらつきを克服したDVS環境下における0.3V動作SRAMの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 電源電圧と周波数の動的制御によるH.264/AVCデコーダの低消費電力化(アナログ・デジアナ・センサ,通信用LSI)
- 実時間オプティカルフロープロセッサの開発とFPGAを用いた検証システムの構築(スマートパーソナルシステム,一般)
- D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
- D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
- 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動画像符号化動きベクトル検出のための低消費電力シストリックアレイアーキテクチャの研究(VLSI一般(ISSCC2005特集))
- C-12-6 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(1) : アルゴリズム, アーキテクチャ, VLSI実装(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-5 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(2) : 低消費電力全探索向けシストリックアレイアーキテクチャ(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- C-12-16 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(4) : 3ポート画像データキャッシュの設計
- フィードフォワード動的電圧制御によるMPEG4低消費電力化アルゴリズム
- フィードフォワード動的電圧制御によるMPEG4低消費電力化アルゴリズム
- C-12-17 多段電圧制御可能なCPU上でのダイナミック電圧制御による動画像符号化の低消費電力化の一検討
- 超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ (コンシューマエレクトロニクス)
- 携帯機器応用低消費電力MPEG2 MP@HL動き検出プロセッサの開発
- C-12-15 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(3) : 内蔵メモリ容量とデータ転送量の削減(C-12.集積回路B(ディジタル))
- C-12-14 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(2) : 演算と制御の簡単化(C-12.集積回路B(ディジタル))
- C-12-13 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(1) : アルゴリズムの提案(C-12.集積回路B(ディジタル))
- C-12-16 デューティ比制御によるキャパシタ断熱充電技術(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- C-12-15 動的電圧制御 VLSI 内蔵型 SRAM マクロの電源電圧動作マージン拡大の検討
- 方向マスクを用いたH.264/AVC高速画面内予測アルゴリズムの性能改善(研究速報)
- C-12-23 アフィン動きモデル推定プロセッサ用逆行列計算回路(C-12. 集積回路ABC(ロジック・センサ),一般セッション)
- 低遅延画像伝送システム用JPEG2000コーデックLSIの開発(システムオンシリコン,RFID技術及び一般)
- C-12-14 ビットプレーン並列方式によるJPEG2000 EBCOT回路の開発(C-12.集積回路B(ディジタル),一般講演)
- C-12-13 JPEG 2000離散ウェーブレット変換回路の高性能化および小面積化(C-12.集積回路B(ディジタル),一般講演)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP
- ヒトゲノム解析アクセラレータLSIアーキテクチャ(集積エレクトロニクス)
- C-12-14 携帯動画像端末応用サブ mW・MPEG4 動き検出プロセッサコア IP (2) : アーキテクチャ
- C-12-13 携帯動画像端末応用サブ mW・MPEG4 動き検出プロセッサコア IP (1) : アルゴリズム
- C-12-23 ヒトゲノム解析アクセラレータLSIの設計
- D-12-44 Haar-like特徴とアフィン動きモデル推定を用いた顔器官検出・追跡(D-12.パターン認識・メディア理解,一般セッション)
- 輝度変化にロバストな高速オプティカルフローアルゴリズムのFPGA実装
- しきい値ばらつき耐性を有する0.45V動作9T/18TデュアルポートSRAM(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術
- C-12-50 任意タンクキャパシタ回路の断熱充電ステップ電圧の安定性(センサ、電源回路、デジタル,C-12.集積回路,一般セッション)
- グローバル動き補償にヘルマートモデルを用いた高フレームレート化(スマートパーソナルシステム,一般)
- VGA 131fpsアフィン動きモデル推定VLSIプロセッサ(画像・映像処理)
- 故障注入技術を用いたディペンダブルSRAMを搭載するプロセッサの信頼性評価・検証(ハードウェア,ネットワーク,クラウド及び一般)
- マイクアレイネットワークを用いた宅内サービス実現可能性の検討(応用ネットワーク,ネットワーク,クラウド及び一般)
- 実時間ロボット制御のための75変数MIQP問題ソルバープロセッサ
- アフィン動きモデル推定プロセッサの顔器官追跡への応用(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 3×倍速実時間6万語彙連続音声認識のための40-nm, 54-mW音声認識専用プロセッサ(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- アフィン動きモデル推定プロセッサの顔器官追跡への応用(低電圧/低消費電力技術,新デバイス・回路とその応用)