超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ (コンシューマエレクトロニクス)
スポンサーリンク
概要
著者
関連論文
-
ビット線の電力を削減する実時間動画像処理応用2-port SRAM(新メモリ技術とシステムLSI)
-
C-12-42 ビット線充放電電力を53%削減する動画像処理応用2-port SRAM(C-12.集積回路D(メモリ),一般講演)
-
サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(低消費電力設計,システム設計及び一般)
-
サブ100mW H.264/AVC MP@L4.1 HDTV解像度対応整数画素精度動き検出プロセッサコア(システム設計及び一般)
-
VGA30fps実時間動画像認識応用オプティカルフロープロセッサコア(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
-
モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
-
モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
-
モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
-
モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
-
携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
-
動画像符号化動きベクトル検出のための低消費電力シストリックアレイアーキテクチャの研究(VLSI一般(ISSCC2005特集))
-
C-12-6 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(1) : アルゴリズム, アーキテクチャ, VLSI実装(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
C-12-5 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(2) : 低消費電力全探索向けシストリックアレイアーキテクチャ(C-12. 集積回路B(ディジタル), エレクトロニクス2)
-
超並列画像処理応用任意位置任意サイズ矩形画素の1サイクルアクセスが可能なブロックアクセスメモリアーキテクチャ (コンシューマエレクトロニクス)
-
携帯機器応用低消費電力MPEG2 MP@HL動き検出プロセッサの開発
-
C-12-15 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(3) : 内蔵メモリ容量とデータ転送量の削減(C-12.集積回路B(ディジタル))
-
C-12-14 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(2) : 演算と制御の簡単化(C-12.集積回路B(ディジタル))
-
C-12-13 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(1) : アルゴリズムの提案(C-12.集積回路B(ディジタル))
もっと見る
閉じる
スポンサーリンク