C-12-23 ヒトゲノム解析アクセラレータLSIの設計
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2002-03-07
著者
-
深山 正幸
金沢大学大学院自然科学研究科
-
深山 正幸
金沢大学工学部電気電子システム工学科
-
吉本 雅彦
金沢大学工学部電気電子システム工学科
-
秋田 純一
はこだて未来大学システム情報科学部
-
吉本 雅彦
金沢大学工学部
-
佐々木 勝光
金沢大学工学部電気・情報工学科
関連論文
- H.264/AVC画面内予測符号化器の高速アルゴリズムとアーキテクチャ(計算機システム)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算 (画像符号化・映像メディア処理レター特集)
- 大域的輝度変化に対応したハードウェア実装が容易な高速オプティカルフロー演算(画像認識,コンピュータビジョン)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- 動画像符号化処理における電力最小化のためのフィードフォワード型動的周波数/電圧協調制御アルゴリズム
- C-12-53 相変化不揮発性メモリセルの設計と特性評価
- ツリー構造の選択的駆動による画像信号読出手法のための回路構成方式
- 動的再構成可能なH.264/MPEG-2/MPEG-4対応HDTVコーデック可変長符復号プロセッサコア(デバイスアーキテクチャ,リコンフィギャラブルシステム論文)
- C-12-1 電源線制御によるしきい値電圧変動マージンの大きい断熱SRAM(メモリ技術,C-12.集積回路,一般セッション)
- C-12-40 3値CAMセルのプルダウントランジスタの構成に関する検討(C-12.集積回路D(メモリ),一般講演)
- HDTV対応低消費電力MPEG2 MP@HL動き検出LSIの開発
- C-12-15 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(3) : SIMDデータパスの構成
- C-12-35 可逆計算による状態変化と断熱SRAMとの同等性(C-12.集積回路,一般セッション)
- C-12-30 実時間動領域抽出向けアフィン動きモデル推定VLSIプロセッサ(C-12.集積回路,一般セッション)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- リーク電力を考慮した周波数-電圧協調制御型プロセッサの消費電力最小化スケジューリング(プロセッサ,DSP,画像処理技術及び一般)
- フィードフォワード型動的電圧制御によるMPEG4低消費電力アルゴリズム(VSLI一般(ISSCC'03関連特集))
- 画素並列処理系のための平面中の複数点に対する高速座標生成回路
- C-12-2 分散の係数からみたSRAMの書込みマージンの定義に関する検討(メモリ技術,C-12.集積回路,一般セッション)
- 3-6 画像信号の読み出しのためのオートマトンのツリー構造の回路的実現法
- 3-5 画像信号の選択的読み出しのためのオートマトンのツリー構造
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 動領域抽出を用いた車両検出・追跡の研究(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- C-12-29 ゲノム情報解析のための高速ホモロジー検索回路
- VGA30fps実時間動画像認識応用オプティカルフロープロセッサコア(ディジタル・情報家電,放送用,ゲーム機用システムLSI,回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- モバイル応用H.264コーデックLSI向け低消費電力動き検出アルゴリズム(プロセッサ, DSP, 画像処理技術及び一般)
- 実時間オプティカルフロープロセッサの開発とFPGAを用いた検証システムの構築(スマートパーソナルシステム,一般)
- D-12-78 動画像認識応用VLSIオプティカルフロープロセッサ(2) : オプティカルフロープロセッサアーキテクチャ(D-12.パターン認識・メディア理解,一般講演)
- D-12-77 動画像認識応用VLSIオプティカルフロープロセッサ(1) : アルゴリズムのVLSI向き最適化(D-12.パターン認識・メディア理解,一般講演)
- 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコア(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 動画像符号化動きベクトル検出のための低消費電力シストリックアレイアーキテクチャの研究(VLSI一般(ISSCC2005特集))
- C-12-6 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(1) : アルゴリズム, アーキテクチャ, VLSI実装(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- C-12-5 携帯機器応用95mW MPEG2 MP@HL動き検出プロセッサコアIP(2) : 低消費電力全探索向けシストリックアレイアーキテクチャ(C-12. 集積回路B(ディジタル), エレクトロニクス2)
- 動的再構成可能なマルチスタンダードHDTVコーデック向け可変長符復号テーブル(アプリケーションI)(リコンフィギャラブルシステムにおける設計技術及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- C-12-16 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(4) : 3ポート画像データキャッシュの設計
- フィードフォワード動的電圧制御によるMPEG4低消費電力化アルゴリズム
- フィードフォワード動的電圧制御によるMPEG4低消費電力化アルゴリズム
- C-12-17 多段電圧制御可能なCPU上でのダイナミック電圧制御による動画像符号化の低消費電力化の一検討
- C-12-14 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(2) : 制御方式
- 携帯機器応用低消費電力MPEG2 MP@HL動き検出プロセッサの開発
- C-12-15 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(3) : 内蔵メモリ容量とデータ転送量の削減(C-12.集積回路B(ディジタル))
- C-12-14 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(2) : 演算と制御の簡単化(C-12.集積回路B(ディジタル))
- C-12-13 低消費電力VLSI向けMPEG2 MP@HL動き検出アルゴリズムの開発(1) : アルゴリズムの提案(C-12.集積回路B(ディジタル))
- C-12-13 HDTV対応低消費電力MPEG2/MP@HL動き検出プロセッサLSIの開発(1) : VLSIアーキテクチャー
- 画素並列処理による視野内の物体の高速位置検出回路 (「VLSI一般」)
- C-12-16 デューティ比制御によるキャパシタ断熱充電技術(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- A-68 同期式フリップフロップのクロック線電力消費の評価と低減法(A-3. VLSI設計技術,一般講演)
- A-67 同期回路の低消費電力化のための最適状態割当法(A-3. VLSI設計技術,一般講演)
- C-12-15 動的電圧制御 VLSI 内蔵型 SRAM マクロの電源電圧動作マージン拡大の検討
- 方向マスクを用いたH.264/AVC高速画面内予測アルゴリズムの性能改善(研究速報)
- C-12-23 アフィン動きモデル推定プロセッサ用逆行列計算回路(C-12. 集積回路ABC(ロジック・センサ),一般セッション)
- 低遅延画像伝送システム用JPEG2000コーデックLSIの開発(システムオンシリコン,RFID技術及び一般)
- C-12-14 ビットプレーン並列方式によるJPEG2000 EBCOT回路の開発(C-12.集積回路B(ディジタル),一般講演)
- C-12-13 JPEG 2000離散ウェーブレット変換回路の高性能化および小面積化(C-12.集積回路B(ディジタル),一般講演)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 携帯動画像端末応用サブmW・MPEG4動き検出プロセッサコアIP
- ヒトゲノム解析アクセラレータLSIアーキテクチャ(集積エレクトロニクス)
- C-12-14 携帯動画像端末応用サブ mW・MPEG4 動き検出プロセッサコア IP (2) : アーキテクチャ
- C-12-13 携帯動画像端末応用サブ mW・MPEG4 動き検出プロセッサコア IP (1) : アルゴリズム
- C-12-23 ヒトゲノム解析アクセラレータLSIの設計
- 4進木スキャン機能を有するスマートセンサ(イメージセンシング技術)
- 階層構造スキャンを用いた動き検出イメージセンサ
- 音を用いた筋電情報の提示 筋電特徴と音特徴との対応付けと強調
- 夏休み工作のためのフィジカルコンピューティング : 2.6 レベルアップ!PSoC入門-あるいは一種の動的再構成プロセッサ-
- RF-CMOS技術を用いたラジカルセンサLSIの開発--ESR検出回路の感度解析 (情報センシング)
- 表面筋電信号を用いたウェアラブル型ミュージック・インタフェース
- 夏休み工作のためのフィジカルコンピューティング : 6.コンピュータの上流と下流をつなぐ電子工作
- 夏休み工作のためのフィジカルコンピューティング : 3.クックブック-physical×wonderfl で始めるフィジカルコンピューティング-
- D-12-44 Haar-like特徴とアフィン動きモデル推定を用いた顔器官検出・追跡(D-12.パターン認識・メディア理解,一般セッション)
- 輝度変化にロバストな高速オプティカルフローアルゴリズムのFPGA実装
- FPGAと高速カメラによる高速リアルタイム視線検出システムの実装と評価(インタラクティブシステム・画像入力デバイス・方式,及び一般)
- 画像中の知覚可能なジャギーの擬似的不規則配置画素による解消効果
- 音を用いた筋電情報の提示 : 節電特徴と音特徴との対応付けと強調(萌芽セッション,エンタテインメントのためのメディアとリアリティ)
- 可変ブロックアクセス機能をもつ適応解像度CMOS画像センサ
- ツリー構造による画像信号圧縮効率のランレングス符号化との比較
- オートマトンのツリー構造による画像信号の選択的読み出し手法とその応用
- オートマトンのツリー構造による画像信号の圧縮読出手法
- オートマトンの階層構造によるセンサ信号の読み出し方法
- VLSI設計・試作パイロットプロジェクト : VerilogHDLによるVLSI設計
- 低消費電力状態遷移回路のためのコード割当の評価
- 状態コード割当による状態遷移回路の低消費電力化法
- 状態遷移回路の低消費電力化のための状態割当法
- 信号遷移確率に基づくCMOS論理回路の消費電力低減手法
- C-12-50 任意タンクキャパシタ回路の断熱充電ステップ電圧の安定性(センサ、電源回路、デジタル,C-12.集積回路,一般セッション)
- グローバル動き補償にヘルマートモデルを用いた高フレームレート化(スマートパーソナルシステム,一般)
- RF-CMOS技術を用いたラジカルセンサLSTの開発 : ESR検出回路の感度解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- VGA 131fpsアフィン動きモデル推定VLSIプロセッサ(画像・映像処理)
- 昆虫音声を用いたスマートフォンで投稿可能な環境モニタリングシステム-Chu-lingual
- ReRAMの多重書き込み自動回避回路を用いた消費電力削減技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- アフィン動きモデル推定プロセッサの顔器官追跡への応用(低電圧/低消費電力技術,新デバイス・回路とその応用)
- アフィン動きモデル推定プロセッサの顔器官追跡への応用(低電圧/低消費電力技術,新デバイス・回路とその応用)