大野 圭一 | ソニー株式会社コンスーマプロダクツ&デバイスグループ半導体事業本部セミコンダクタテクノロジー開発部門
スポンサーリンク
概要
関連著者
-
大野 圭一
ソニー株式会社コンスーマプロダクツ&デバイスグループ半導体事業本部セミコンダクタテクノロジー開発部門
-
大野 圭一
ソニー株式会社
-
松尾 浩司
(株)東芝セミコンダクタ社プロセス技術開発センター
-
斎藤 正樹
ソニー(株)
-
岩井 正明
東芝セミコンダクター社システムLSI事業部
-
岡山 康則
(株)東芝セミコンダクタ社システムLSI第一事業部システムLSIデバイス技術開発部
-
菰田 泰生
(株)東芝セミコンダクタ社システムLSI第一事業部システムLSIデバイス技術開発部
-
竹川 陽一
(株)東芝セミコンダクタ社システムLSI第一事業部システムLSIデバイス技術開発部
-
深作 克彦
ソニー株式会社
-
山田 誠司
(株)東芝セミコンダクタ社システムLSI第一事業部システムLSIデバイス技術開発部
著作論文
- 0.9μm Pitch Pixel CMOSイメージセンサ設計手法(固体撮像技術)
- 高NA(1.07)液浸リソグラフィ技術を用いた45nm世代高性能システムLSIプラットフォーム技術(CMOS6)(IEDM(先端CMOSデバイス・プロセス技術))
- 高NA(1.07)液浸リソグラフィ技術を用いた45nm世代高性能システムLSIプラットフォーム技術(CMOS6)
- 高性能45nmノードCMOSFET技術とストレス印加による移動度向上技術のスケーラビリティ(先端CMOSデバイス・プロセス技術)
- 45nm世代のLSTP SRAMへのNi FUIS電極適用によるしきい値ばらつき抑制効果(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 45nm世代のLSTP SRAMへのNi FUIS電極適用によるしきい値ばらつき抑制効果
- 0.9μm Pitch Pixel CMOS イメージセンサ設計手法
- 45nm世代のLSTP SRAMへのNi FUIS電極適用によるしきい値ばらつき抑制効果(VLSI回路,デバイス技術(高速,低電圧,低消費電力))