解析的配置のための効果的な重なり除去手法 (VLSI設計技術)
スポンサーリンク
概要
著者
関連論文
-
Stable-LSEに基づいた高速概略フロアプラン手法(物理設計技術,物理設計及び一般)
-
Stable-LSE法を用いた3次元配置手法(信号処理,LSI及び一般)
-
Stable-LSE法を用いた3次元配置手法(信号処理,LSI及び一般)
-
Stable-LSE法を用いた3次元配置手法(信号処理,LSI及び一般)
-
重なりを考慮したStable-LSE法に基づく解析的配置手法(配置配線,物理設計及び一般)
-
安定なLSE法とその解析的配置への応用(レイアウト,信号処理,LSI,及び一般)
-
安定なLSE法とその解析的配置への応用(レイアウト,信号処理,LSI,及び一般)
-
安定なLSE法とその解析的配置への応用(レイアウト,信号処理,LSI,及び一般)
-
パスディレイテストにおける部分パスの遅延量推定手法(レイアウト,システムオンシリコンを支える設計技術)
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
-
ポテンシャル法を用いたBGA配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
ピン集合間の引き出し順を考慮した配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
時間多重化I/Oを用いたマルチFPGAシステムのための回路分割アルゴリズム
-
最近傍ビア配置に基づく2層BGAパッケージ自動配線手法(配置配線,物理設計及び一般)
-
プリント基板のための45度線による混雑度緩和を利用した配線手法(信号処理,LSI及び一般)
-
動的再構成可能なシステムのための計算資源割り当てスケジューリング手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
-
動的再構成可能なシステムのための計算資源割り当てスケジューリング手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
入力べクトルと回路の内部状態を考慮したピーク電力高速見積もり手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
-
パスディレイテストを用いた部分パス遅延値推定手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
-
PCB配線設計のための一層複線指定長自動配線手法(システム設計と高位・論理設計,物理設計及び一般)
-
最小総変位配置実現問題のための高速位相変更手法(物理設計,物理設計及び一般)
-
Deskewを考慮したクロック分配最適化手法(クロック合成及び実装設計,システムオンシリコンを支える設計技術)
-
最小総変位配置実現問題における高速最適化手法(レイアウト,システムオンシリコンを支える設計技術)
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
単層プリント基板配線のための効率的な高混雑度領域特定および45度線による混雑度緩和法(回路最適化技術,システム設計及び一般)
-
一般同期方式における消費電力を抑えたクロック木構成のためのクラスタ分割法(クロック合成及び実装設計,システムオンシリコンを支える設計技術)
-
1層複線配線問題における幹配線を生成するための壁生成法(物理設計技術,物理設計及び一般)
-
A-3-9 障害物を含む1層配線領域のための領域分割によるリバー配線手法(A-3. VLSI設計技術,一般セッション)
-
プリント基板のための45度線による混雑度緩和を利用した配線手法(信号処理,LSI及び一般)
-
プリント基板のための45度線による混雑度緩和を利用した配線手法(信号処理,LSI及び一般)
-
パス長制約付き点集合に対する矩形スタイナー木構成手法(物理設計,システム設計及び一般)
-
EDAツールを用いた低コスト一般同期クロックツリー合成手法(レイアウト,システムオンシリコンを支える設計技術)
-
動的再構成可能なシステムのための計算資源割り当てスケジューリング手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
動的再構成可能なシステムのための計算資源割り当てスケジューリング手法(レイアウト)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
-
最短パス木修正アルゴリズムの設計とその性能評価
-
A-3-1 一般同期方式におけるクラスタ分割に基づくクロック木の性能評価(A-3.VLSI設計技術,一般セッション)
-
解析的配置の一高速化手法(通信のための信号処理,符号理論,一般)
-
解析的配置の一高速化手法(通信のための信号処理,符号理論,一般)
-
解析的配置の一高速化手法(通信のための信号処理,符号理論,一般)
-
負閉路探索手法の性能評価
-
クロック周期短縮のための挿入遅延量を抑えた回路への遅延挿入法(レイアウト,システムオンシリコンを支える設計技術)
-
障害物を含む配線領域における並走配線最長化手法(レイアウト,システムオンシリコンを支える設計技術)
-
CAFE router:障害物を含む領域における連結度を考慮した複線配線手法(レイアウト,デザインガイア2008-VLSI設計の新しい大地)
-
CAFE router : 障害物を含む領域における連結度を考慮した複線配線手法(レイアウト,デザインガイア2008-VLSI設計の新しい大地)
-
CAFE router:障害物を含む領域における連結度を考慮した複線配線手法(レイアウト,デザインガイア2008-VLSI設計の新しい大地-)
-
障害物を含む領域における最大配線長見積りに関する考察
-
A-3-4 単層プリント基板配線のための高混雑度領域特定手法(A-3.VLSI設計技術,一般セッション)
-
最小総変位配置実現問題における発見的座標計算手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (フロアプラン)
-
回路構成の小変更に即した再配置手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
回路構成の小変更に即した再配置手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
回路構成の小変更に即した再配置手法(信号処理,LSI,及び一般)
-
回路構成の小変更に即した再配置手法(信号処理,LSI,及び一般)
-
回路構成の小変更に即した再配置手法(信号処理,LSI,及び一般)
-
ポテンシャル法を用いたBGA配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
ピン集合間の引き出し順を考慮した配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
CADツールを用いた一般同期向けクロック木の一合成法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
CADツールを用いた一般同期向けクロック木の一合成法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
パスディレイテストを用いた部分パス遅延値推定手法 (VLSI設計技術)
-
CUDAを利用した有向非循環グラフにおける全点間最短経路探索高速化手法 (VLSI設計技術)
-
最小総変位配置実現問題に対し効率的な位相変更手法CRP手法の提案 (VLSI設計技術)
-
遅延挿入量最小化のためのクロックスケジューリングと遅延挿入手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (タイミング・電力を考慮した設計)
-
障害物を含む領域における連結度を考慮した配線長見積りを用いた最長配線手法 (第21回 回路とシステム軽井沢ワークショップ論文集) -- (配線手法)
-
統計的静的遅延解析による指定良品率を達成する最大遅延見積もり手法(システム設計及び一般)
-
統計的静的遅延解析による指定良品率を達成する最大遅延見積もり手法(微細化関連技術,システム設計及び一般)
-
一般同期方式におけるレジスタ再配置によるレジスタ削減手法(デザインガアイ2006-VLSI設計の新しい大地を考える研究会)
-
マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
-
マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
-
解析的配置のための効果的な重なり除去手法 (VLSI設計技術)
-
クロック信号におけるばらつきが測定不要なデスキュー手法
-
離散遅延値を持つPDEを用いたクロックデスキュー手法(システム設計及び一般)
-
離散遅延値を持つPDEを用いたクロックデスキュー手法(検証/最適化,システム設計及び一般)
-
統計的推定を用いたクロックデスキューに対する一手法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
統計的推定を用いたクロックデスキューに対する一手法(メモリ/クロック,システムオンシリコン設計技術並びにこれを活用したVLSI)
-
AS-1-6 製造ばらつきに対応したクロックデスキュー手法とその良品化率に関する考察(AS-1.組合せアルゴリズム,シンポジウム)
-
範囲つきモデル配置に対する最小総変位配置実現問題 (システム数理と応用)
-
範囲つきモデル配置に対する最小総変位配置実現問題 (信号処理)
-
範囲つきモデル配置に対する最小総変位配置実現問題 (VLSI設計技術)
-
範囲つきモデル配置に対する最小総変位配置実現問題 (回路とシステム)
-
一般同期方式におけるレジスタ再配置によるレジスタ削減手法(高速化/低消費電力化I,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
-
一般同期方式におけるレジスタ再配置によるレジスタ削減手法(高速化/低消費電力化I,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
-
クラスタ分割を用いたスケジューリング法の効率化(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
クラスタ分割を用いたスケジューリング法の効率化(システムオンシリコン設計技術並びにこれを活用したVLSI)
-
レジスタの再配置による準同期式回路のクロック周期最小化手法 (レイアウトアルゴリズム)
-
準同期方式におけるリタイミングを用いた回路修正手法(設計手法, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
準同期方式におけるリタイミングを用いた回路修正手法(設計手法, システムオンシリコン設計技術並びにこれを活用した VLSI)
-
最小総変位配置実現問題に対し効率的な位相変更手法CRP手法の提案(物理設計,システムオンシリコンを支える設計技術)
-
CUDAを利用した有向非循環グラフにおける全点間最短経路探索高速化手法(物理設計,システムオンシリコンを支える設計技術)
-
パスディレイテストを用いた部分パス遅延値推定手法(DFM,システムオンシリコンを支える設計技術)
-
A-3-18 再収斂パスを考慮した遅延値推定手法(A-3.VLSI設計技術,一般セッション)
-
A-3-7 解析的高位合成(A-3.VLSI設計技術,一般セッション)
-
A-3-20 準ニュートン法を用いた自由角度配線のための逐次改善手法(A-3.VLSI設計技術,一般セッション)
-
解析的配置のための効果的な重なり除去手法(物理設計,システム設計及び一般)
-
A-3-3 単層プリント基板配線のための各ネットの配線長達成性を考慮した等長配線手法(A-3.VLSI設計技術,一般セッション)
-
一般同期方式における最適2クラスタ分割手法
-
単線最長配線手法を用いた一層複線指定長配線手法(動作レベル設計と配線手法,システムオンシリコンを支える設計技術)
-
準ニュートン法を用いた自由角度配線手法 (物理設計)
-
歩留まり改善のための2つの遅延値に調整可能な遅延素子に対する遅延調整手法(セキュア設計,デザインガイア2012-VLSI設計の新しい大地-)
もっと見る
閉じる
スポンサーリンク