GND壁センサ構造を有する容量型指紋センサLSIの感度評価
スポンサーリンク
概要
- 論文の詳細を見る
きれいな指紋画像を取得するため,グランド(GND)壁センサ構造を有する容量型指紋センサLSIを提案し,その感度について評価した.具体的には,指の抵抗を考慮したセンサ構造の回路モデルを考案し,従来のセンサ構造と比較しながら,指紋センサLSIのセンシング特性を数値解析により計算した.解析結果から,指の抵抗が感度を劣化させることを示し,GND壁センサ構造が指の抵抗を抑えることにより高感度を実現できることを明らかにした.試作チップによる実験結果から,本解析の妥当性と指紋画像取得におけるGND壁センサ構造の効果を示し,GND壁センサ構造を有する指紋センサLSIがきれいな指紋画像を取得するための高感度を達成できると結論づけた.
- 社団法人電子情報通信学会の論文
- 2002-09-13
著者
-
久良木 億
Nttマイクロシステムインテグレーション研究所
-
重松 智志
NTTマイクロシステムインテグレーション研究所
-
森村 浩季
NTTマイクロシステムインテグレーション研究所
-
島村 俊重
NTTマイクロシステムインテグレーション研究所
-
町田 克之
NTTアドバンステクノロジ
-
町田 克之
NTTマイクロシステムインテグレーション研究所
-
佐藤 昇男
NTTマイクロシステムインテグレーション研究所
-
島村 俊重
日本電信電話株式会社NTTマイクロシステムインテグレーション研究所
-
重松 智志
NTTマイクロインテグレーション研究所
-
町田 克之
東京工業大学,NTTアドバンステクノロジ株式会社
関連論文
- 1チップ指紋認証LSI技術
- I-021 画素並列処理を用いた指紋谷線強調アルゴリズム(I分野:画像認識・メディア理解)
- D-12-3 新しい相関値による指紋認証アルゴリズム
- D-12-2 画素並列処理を用いた指紋隆線強調アルゴリズム
- D-12-1 1 チップ指紋認証 LSI に適した指紋画像回転手法
- C-12-11 指紋画像のオンチップ認証処理に適したセルラーロジックプロセッシング回路
- ピクセルセルフチェック機能を有する容量型指紋センサLSIのウエハレベルテスト手法
- 新しい相関値による指紋認証アルゴリズム
- 画素並列処理を用いた指紋画像強調アルゴリズム
- I-2 超並列アーキテクチャに適した画像強調アルゴリズム(画像処理,I.画像認識・メディア理解)
- GND壁センサ構造を有する容量型指紋センサLSIの感度評価
- C-12-19 容量型指紋センサLSI良品選別のためのテスト手法
- C-12-18 容量型指紋センサLSI用キャリブレーション回路技術
- C-12-16 1チップ指紋認証LSIに適した指紋画像最適化手法
- 高性能容量型指紋センサLSIと認証システムへの応用
- 指紋画像のオンチップ認証処理に適したセルラーロジックプロセッシング回路
- 画素並列画像強調および画像回転手法を用いた1チップ指紋認証LSI
- 感光性樹脂を用いたCuダマシンプロセスによるオンチップ厚膜配線
- STP法とスクリーン印刷法を組み合わせた新しいMEMS実装技術 (先端電子デバイスパッケージと高密度実装における評価・解析技術論文特集)
- C-12-70 生体検知機能内蔵指紋センサLSIのためのインピーダンス検出手法の検討(C-12.集積回路,一般セッション)
- 集積化CMOS-MEMS技術とその応用(配線・実装技術と関連材料技術)
- 集積化CMOS-MEMS技術
- 集積化CMOS-MEMS技術とその応用 (特集 MEMS技術のパッケージ分野への応用)
- 集積化CMOS-MEMS技術とその応用
- 有機薄膜の電着によるMEMSデバイスのスティッキング防止
- シームレスインテグレーション技術とその応用(MEMSパッケージングへ高まる期待)
- シームレスインテグレーション技術とその応用
- B-18-2 ユビキタス本人認証に向けたワイヤレス電池駆動指紋認証システム(B-18.バイオメトリクス・セキュリティ, 通信2)
- 指紋認証トークンシステム(安全と信頼とリスク : 安全・安心な社会を目指して)
- ワンチップ指紋認証LSIに適した超低消費電力指紋センシング回路技術
- 指紋センサLSI
- 適応型画質調整を用いた指紋センシング・デジタル変換手法(アナログ・デジアナ・センサ, 通信用LSI)
- 適応型画質調整を用いた指紋センシング・デジタル変換手法
- 不一致判定回路を用いた高速パケットフィルタ回路(通信処理回路,システムオンシリコンを支える設計技術)
- 新しいSoC技術を用いた指紋認証チップ (未来社会を実現するセンサ回路技術)
- ワンチップ指紋認証LSI (特集 ユビキタスセンサ)
- 高性能指紋センサLSI技術 (特集論文 指紋認証システム)
- 超並列アーキテクチャに適した画像強調アルゴリズム
- 容量型指紋センサ用ピクセルレベル自動キャリブレーション回路技術
- 指紋センサ認証LSI
- 高信頼性指紋センサLSI
- STP法とスクリーン印刷法を組み合わせた新しいMEMS実装技術(先端電子デバイスパッケージと高密度実装における評価・解析技術論文)
- A-1-42 ISFETを用いたワイヤレスpHセンサモジュール(A-1.回路とシステム,一般セッション)
- 集積化RF-MEMSとその実装技術(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 集積化RF-MEMSとその実装技術(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- RF-MEMS一体化デュアルバンドVCO(技術展示/ポスター展示,技術展示,ポスター展示,無線信号処理実装,一般)
- B-8-48 フレーム廃棄率を用いた10G-EPONのBER測定手法の提案(B-8.通信方式,一般セッション)
- 容量型指紋センサLSIでの偽造指による不正の検知に向けたインピーダンス検出手法
- C-12-10 不一致判定回路を用いた高速パケットフィルタ(アーキテクチャ技術,C-12.集積回路,一般セッション)
- B-8-15 10G-EPONシステム評価用FPGAボードの開発(B-8.通信方式,一般セッション)
- B-8-14 10G-EPONシステムにおけるBER測定手法の提案(B-8.通信方式,一般セッション)
- B-4-44 低電圧CMOS回路の電磁波耐性改善手法
- EOハンディプローブを用いた極低電圧CMOS回路のEMC耐性評価
- 極低電圧CMOS回路におけるしきい値電圧設定法の評価
- 極低電圧CMOS回路におけるしきい値電圧設定法
- 極低電圧CMOS回路におけるしきい値電圧設定法
- 極低電圧CMOS回路におけるしきい値電圧設定法
- 極低電圧CMOS回路におけるしきい値電圧設定法
- 1GHz級動作サブ0.5V差動型ED-CMOS/SOI回路技術(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 1GHz級動作サブ0.5V差動型ED-CMOS/SOI回路技術
- EOハンディープローブを用いた極低電圧CMOS回路のEMC耐性解析 : Sub-1V MTCMOS/SIMOX回路の高EMC耐性実証
- EOハンディープローブを用いた極低電圧CMOS回路のEMC耐性解析 : Sub-1V MTCMOS/SIMOX回路の高EMC耐性実証
- C-12-32 CMOS-MEMSの可動部位置制御のための容量センサ回路(センサ・3次元撮像素子,C-12.集積回路,一般セッション)
- [特別招待論文]バッテリレス近距離無線システム実現に向けた極低電力SOI回路技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- [特別招待論文]バッテリレス近距離無線システム実現に向けた極低電力SOI回路技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- 通信フレーム処理向けFPGA構成および検証方法(論理設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 通信フレーム処理向けFPGA構成および検証方法(論理設計1,デザインガイア2010-VLSI設計の新しい大地-)
- A-3-7 通信フレーム処理向けFPGA構成法(A-3.VLSI設計技術,一般セッション)
- ピクセルセルフチェック機能を有する容量型指紋センサLSIのウエハレベルテスト手法
- GND壁センサ構造を有する容量型指紋センサLSIの感度評価
- ISSCC 2006 (The 53rd IEEE International Solid-State Circuits Conference) 報告
- 指紋センサLSIを使った小型指紋認証装置の開発 (特集論文 指紋認証システム)
- H-041 画質評価を用いる指紋画像強調手法(H分野:画像認識・メディア理解,一般論文)
- B-8-5 10G-EPONシステムにおけるビット誤り分布解析手法の提案(B-8.通信方式,一般セッション)
- 招待講演 エネルギーハーベスティングによる無線センサ端末動作を実現するサブナノワット回路技術 (集積回路)
- 招待講演 エネルギーハーベスティングによる無線センサ端末動作を実現するサブナノワット回路技術 (シリコン材料・デバイス)
- B-1-94 人体のインピーダンスが人体近傍電界通信のパスロスに及ぼす影響(B-1. アンテナ・伝播B(アンテナ一般),一般セッション)
- エネルギーハーベスティングによる無線センサ端末動作を実現するサブナノワット回路技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギーハーベスティングによる無線センサ端末動作を実現するサブナノワット回路技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 集積化CMOS-MEMS技術とその応用 (LSIと高密度実装から見た異種機能集積技術への期待と課題招待論文特集)
- 集積化CMOS-MEMS技術とその応用(招待講演,異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- 集積化CMOS-MEMS技術とその応用(招待講演,異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- C-12-20 10G-EPON OLTおよびONU用チップセットの開発(1)(C-12.集積回路,一般セッション)
- 集積化CMOS-MEMS技術とその応用(LSIと高密度実装から見た異種機能集積技術への期待と課題招待論文)
- 10G-EPONシステムにおけるBER算出モデルの提案
- 集積化CMOS-MEMS技術とその応用
- 集積化CMOS-MEMS技術とその応用
- B-1-32 磁気結合を用いた人体近傍通信の検討(B-1.アンテナ・伝播A(電波伝搬,非通信利用),一般セッション)
- B-1-19 雑音を考慮した人体近傍電界通信モデルの提案とSNR解析(B-1.アンテナ・伝播A(電波伝搬,非通信利用),一般セッション)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- C-15-17 通信処理用LSIの消費電力パラメータ抽出の検討(C-15.マイクロ波フォートニクス)
- 複数の電流ループを利用した磁界分布制御の基本検討 : 短距離無線認証のために(WPAN,センサ関連技術,一般)
- 近距離無線認証における準静磁界分布計算法とその検証(テラヘルツ応用,シミュレーション技術,一般)
- 太陽電池駆動5mm角ワイヤレスセンサノードを実現するフィードバック型ソースフォロワを採用した間欠送信回路(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 太陽電池駆動5mm角ワイヤレスセンサノードを実現するフィードバック型ソースフォロワを採用した間欠送信回路(低電圧/低消費電力技術,新デバイス・回路とその応用)
- コンタクトレス電界型人体通信における容量結合回路モデルに基づいた通信ゾーン概算法の検討
- BERを用いた光出力最適化による10G-EPONシステム省電力化手法(コア・メトロシステム,光アクセスシステム・次世代PON,ブロードバンドアクセス方式,(広域)イーサネット,光伝達網(OTN),高速インタフェース,アナログ光伝送,量子通信,一般)