指紋認証トークンシステム(安全と信頼とリスク : 安全・安心な社会を目指して)
スポンサーリンク
概要
- 論文の詳細を見る
ネットワーク上で利用できる情報サービスの拡大に伴い,本人認証の重要性がこれまで以上に増している.情報システムヘのアクセスにおいて本人認証によるシステムセキュリティの構築が急務であり,パスワードに代わる便利で確実な本人認証手段として指紋認証に対する関心が高まっている.据え置き型の指紋認証装置は入退室管理等において利用されてきたが,技術革新が進んできた今日では,装置の小型化・低価格化が可能となり,モバイル環境においてパーソナルユースに用いることも期待できる.ここでは,「いつでも」「どこでも」「登録した人だけ」が,さまざまなサービスを簡単に安心して利用できることをコンセプトとした,キーホルダサイズで個人専用の指紋認証トークンシステムについて紹介する.
- 日本信頼性学会の論文
- 2004-09-01
著者
-
重松 智志
NTTマイクロシステムインテグレーション研究所
-
羽田野 孝裕
NTTマイクロシステムインテグレーション研究所
-
町田 克之
NTTアドバンステクノロジ
-
岡崎 幸夫
NTTマイクロシステムインテグレーション研究所
-
山口 力
NTTマイクロシステムインテグレーション研究所
-
首藤 啓樹
NTTマイクロシステムインテグレーション研究所
-
山口 力
日本電信電話株式会社 NTT生活環境研究所
-
町田 克之
日本電信電話株式会社 NTT通信エネルギー研究所
-
町田 克之
Nttアドバンステクノロジ(株)先端プロダクツ事業本部
-
首藤 啓樹
日本電信電話(株)
-
重松 智志
日本電信電話(株)
-
羽田野 孝裕
日本電信電話(株)
-
岡崎 幸夫
日本電信電話(株)
-
山口 力
日本電信電話(株)
-
町田 克之
Nttアドバンストテクノロジ株式会社
-
首藤 啓樹
NTTシステムエレクトロニクス研究所
-
羽田野 孝裕
NTT LSI研究所
-
羽田野 孝裕
NTT 入出力システム研究所
-
山口 力
Ntt
-
町田 克之
東京工業大学,NTTアドバンステクノロジ株式会社
関連論文
- 1チップ指紋認証LSI技術
- I-021 画素並列処理を用いた指紋谷線強調アルゴリズム(I分野:画像認識・メディア理解)
- D-12-3 新しい相関値による指紋認証アルゴリズム
- D-12-2 画素並列処理を用いた指紋隆線強調アルゴリズム
- D-12-1 1 チップ指紋認証 LSI に適した指紋画像回転手法
- C-12-11 指紋画像のオンチップ認証処理に適したセルラーロジックプロセッシング回路
- ピクセルセルフチェック機能を有する容量型指紋センサLSIのウエハレベルテスト手法
- 新しい相関値による指紋認証アルゴリズム
- 画素並列処理を用いた指紋画像強調アルゴリズム
- I-2 超並列アーキテクチャに適した画像強調アルゴリズム(画像処理,I.画像認識・メディア理解)
- GND壁センサ構造を有する容量型指紋センサLSIの感度評価
- C-12-19 容量型指紋センサLSI良品選別のためのテスト手法
- C-12-18 容量型指紋センサLSI用キャリブレーション回路技術
- C-12-16 1チップ指紋認証LSIに適した指紋画像最適化手法
- 高性能容量型指紋センサLSIと認証システムへの応用
- 指紋画像のオンチップ認証処理に適したセルラーロジックプロセッシング回路
- 画素並列画像強調および画像回転手法を用いた1チップ指紋認証LSI
- 感光性樹脂を用いたCuダマシンプロセスによるオンチップ厚膜配線
- STP法とスクリーン印刷法を組み合わせた新しいMEMS実装技術 (先端電子デバイスパッケージと高密度実装における評価・解析技術論文特集)
- C-12-70 生体検知機能内蔵指紋センサLSIのためのインピーダンス検出手法の検討(C-12.集積回路,一般セッション)
- 集積化CMOS-MEMS技術とその応用(配線・実装技術と関連材料技術)
- 集積化CMOS-MEMS技術
- 集積化CMOS-MEMS技術とその応用 (特集 MEMS技術のパッケージ分野への応用)
- 集積化CMOS-MEMS技術とその応用
- 有機薄膜の電着によるMEMSデバイスのスティッキング防止
- シームレスインテグレーション技術とその応用(MEMSパッケージングへ高まる期待)
- シームレスインテグレーション技術とその応用
- B-18-2 ユビキタス本人認証に向けたワイヤレス電池駆動指紋認証システム(B-18.バイオメトリクス・セキュリティ, 通信2)
- 指紋認証トークンシステム(安全と信頼とリスク : 安全・安心な社会を目指して)
- ワンチップ指紋認証LSIに適した超低消費電力指紋センシング回路技術
- 指紋センサLSI
- 適応型画質調整を用いた指紋センシング・デジタル変換手法(アナログ・デジアナ・センサ, 通信用LSI)
- 適応型画質調整を用いた指紋センシング・デジタル変換手法
- 不一致判定回路を用いた高速パケットフィルタ回路(通信処理回路,システムオンシリコンを支える設計技術)
- 新しいSoC技術を用いた指紋認証チップ (未来社会を実現するセンサ回路技術)
- ワンチップ指紋認証LSI (特集 ユビキタスセンサ)
- 高性能指紋センサLSI技術 (特集論文 指紋認証システム)
- 超並列アーキテクチャに適した画像強調アルゴリズム
- 容量型指紋センサ用ピクセルレベル自動キャリブレーション回路技術
- 指紋センサ認証LSI
- 高信頼性指紋センサLSI
- STP法とスクリーン印刷法を組み合わせた新しいMEMS実装技術(先端電子デバイスパッケージと高密度実装における評価・解析技術論文)
- A-1-42 ISFETを用いたワイヤレスpHセンサモジュール(A-1.回路とシステム,一般セッション)
- 集積化RF-MEMSとその実装技術(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- 集積化RF-MEMSとその実装技術(LSIシステムの実装・モジュール化・インタフェース技術,テスト技術,一般)
- RF-MEMS一体化デュアルバンドVCO(技術展示/ポスター展示,技術展示,ポスター展示,無線信号処理実装,一般)
- RF-MEMS一体化デュアルバンドVCO
- C-2-1 フリップチップ実装によるRF-MEMS一体化VCO(C-2.マイクロ波A(マイクロ波・ミリ波能動デバイス),一般講演)
- B-8-48 フレーム廃棄率を用いた10G-EPONのBER測定手法の提案(B-8.通信方式,一般セッション)
- 容量型指紋センサLSIでの偽造指による不正の検知に向けたインピーダンス検出手法
- C-12-10 不一致判定回路を用いた高速パケットフィルタ(アーキテクチャ技術,C-12.集積回路,一般セッション)
- B-8-15 10G-EPONシステム評価用FPGAボードの開発(B-8.通信方式,一般セッション)
- B-8-14 10G-EPONシステムにおけるBER測定手法の提案(B-8.通信方式,一般セッション)
- 感光性樹脂を用いたCuダマシンプロセスによるオンチップ厚膜配線
- 異種機能融合化技術の研究動向 (特集論文1 システムデバイス実現のためのシームレスインテグレーション技術)
- C-2-45 感光性樹脂を用いた新厚膜プロセスによるオンチップRF用配線
- C-12-32 CMOS-MEMSの可動部位置制御のための容量センサ回路(センサ・3次元撮像素子,C-12.集積回路,一般セッション)
- クロック分配用スキュー補正回路の検討
- 通信フレーム処理向けFPGA構成および検証方法(論理設計1,デザインガイア2010-VLSI設計の新しい大地-)
- 通信フレーム処理向けFPGA構成および検証方法(論理設計1,デザインガイア2010-VLSI設計の新しい大地-)
- A-3-7 通信フレーム処理向けFPGA構成法(A-3.VLSI設計技術,一般セッション)
- SC-12-2 1V級動作ONU用50Mb/s論理LSI
- ピクセルセルフチェック機能を有する容量型指紋センサLSIのウエハレベルテスト手法
- GND壁センサ構造を有する容量型指紋センサLSIの感度評価
- ISSCC 2006 (The 53rd IEEE International Solid-State Circuits Conference) 報告
- 環状配線を用いたクロック分配手法の検討
- 環状配線を用いたクロック分配手法の検討
- H-041 画質評価を用いる指紋画像強調手法(H分野:画像認識・メディア理解,一般論文)
- スタッドバンプ形成時の衝撃応力がデバイス劣化領域に及ぼす影響
- 超並列アーキテクチャに適した画像強調アルゴリズム
- 指紋認証トークンシステム (特集 ユビキタスサービスを支える先進ハードウェア技術)
- 高信頼性指紋センサLSI
- B-8-5 10G-EPONシステムにおけるビット誤り分布解析手法の提案(B-8.通信方式,一般セッション)
- 容量型指紋センサ用ピクセルレベル自動キャリブレーション回路技術
- 指紋センサ認証LSI
- 1チップ指紋認証LSI
- 1チップ指紋認証LSI
- 1チップ指紋認証LSI
- エリアバンプ形成素子のパッケージング工程で生じるデバイス劣化
- MOSFET直上へのスタッドバンプによるデバイス劣化とアニールによる劣化挙動
- 指紋センサLSI
- 指紋センサLSI
- 指紋センサLSI
- C-12-28 高性能容量型指紋センサ回路技術
- ワンチップ指紋認証LSI用センサ--超薄型,小型化,高信頼性を実現
- 高感度容量型指紋センサ回路技術
- C-12-39 1チップ指紋センサ認証LSI
- 上り帯域割り当て情報に基づく暗号方式制御を備えた10G/1GデュアルレートEPON OLT LSI (VLSI設計技術)
- 集積化CMOS-MEMS技術とその応用(招待講演,異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- 集積化CMOS-MEMS技術とその応用(招待講演,異種デバイス集積化/高密度実装技術,デザインガイア2011-VLSI設計の新しい大地-)
- C-12-20 10G-EPON OLTおよびONU用チップセットの開発(1)(C-12.集積回路,一般セッション)
- C-12-21 10G-EPON OLTおよびONU用チップセットの開発(2) : OLT LSIに於けるデュアルレート対応暗号機能(C-12.集積回路,一般セッション)
- 10G-EPONシステムにおけるBER算出モデルの提案
- 上り帯域割り当て情報に基づく暗号方式制御を備えた10G/1GデュアルレートEPON OLT LSI(暗号と高位設計,システムオンシリコンを支える設計技術)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- 10G-EPONシステムにおけるBER算出モデルの提案(マイクロ波フォトニクス技術,一般)
- C-15-17 通信処理用LSIの消費電力パラメータ抽出の検討(C-15.マイクロ波フォートニクス)
- BERを用いた光出力最適化による10G-EPONシステム省電力化手法(コア・メトロシステム,光アクセスシステム・次世代PON,ブロードバンドアクセス方式,(広域)イーサネット,光伝達網(OTN),高速インタフェース,アナログ光伝送,量子通信,一般)