首藤 啓樹 | 日本電信電話(株)
スポンサーリンク
概要
関連著者
-
首藤 啓樹
日本電信電話(株)
-
首藤 啓樹
NTTシステムエレクトロニクス研究所
-
首藤 啓樹
NTTマイクロシステムインテグレーション研究所
-
羽田野 孝裕
NTTマイクロシステムインテグレーション研究所
-
羽田野 孝裕
NTT LSI研究所
-
羽田野 孝裕
NTT 入出力システム研究所
-
浦野 正美
NTTマイクロシステムインテグレーション研究所
-
浦野 正美
日本電信電話株式会社nttマイクロシステムインテグレーション研究所
-
中西 衛
NTTマイクロシステムインテグレーション研究所
-
中西 衛
NTT LSI研究所
-
柴田 随道
NTTマイクロシステムインテグレーション研究所
-
川村 智明
NTTマイクロシステムインテグレーション研究所
-
安田 禎之
NTTマイクロシステムインテグレーション研究所
-
首藤 啓樹
NTT LSI研究所
-
柴田 随畦道
日本電信電話株式会社マイクロシステムインテグレーション研究所
-
川村 智明
NTTマイクロインテグレーション研究所
-
大輝 晶子
NTTマイクロシステムインテグレーション研究所
-
山越 公洋
Nttシステムエレクトロニクス研究所
-
井野 正行
Nttエレクトロニクステクノロジー
-
重松 智志
NTTマイクロシステムインテグレーション研究所
-
山口 力
NTTマイクロシステムインテグレーション研究所
-
山口 力
日本電信電話(株)
-
井野 正行
NTT LSI研究所
-
山越 公洋
NTT LSI研究所
-
山口 力
Ntt
-
森村 浩季
NTTマイクロシステムインテグレーション研究所
-
町田 克之
NTTアドバンステクノロジ
-
岡崎 幸夫
NTTマイクロシステムインテグレーション研究所
-
草場 律
NTTマイクロシステムインテグレーション研究所
-
宮崎 昭彦
NTTマイクロシステムインテグレーション研究所
-
沢田 博俊
NTTシステムエレクトロニクス研究所
-
加藤 順一
NEC 電波応用事業部
-
加藤 順一
NTTマイクロシステムインテグレーション研究所
-
宮崎 昭彦
日本電信電話(株)マイクロシステムインテグレーション研究所
-
重松 智志
NTTマイクロインテグレーション研究所
-
町田 克之
東京工業大学,NTTアドバンステクノロジ株式会社
-
草場 律
NTTマイクロインテグレーション研究所
-
藤井 孝治
NTTマイクロシステムインテグレーション研究所
-
久良木 億
Nttマイクロシステムインテグレーション研究所
-
島村 俊重
NTTマイクロシステムインテグレーション研究所
-
町田 克之
NTTマイクロシステムインテグレーション研究所
-
山口 力
日本電信電話株式会社 NTT生活環境研究所
-
町田 克之
日本電信電話株式会社 NTT通信エネルギー研究所
-
町田 克之
Nttアドバンステクノロジ(株)先端プロダクツ事業本部
-
重松 智志
日本電信電話(株)
-
羽田野 孝裕
日本電信電話(株)
-
岡崎 幸夫
日本電信電話(株)
-
三浦 直樹
NTTマイクロシステムインテグレーション研究所
-
門 勇一
NTT LSI研究所
-
土屋 敏章
NTT LSI研究所
-
西村 和好
NTT LSI研究所
-
田中 伸幸
Nttマイクロシステムインテグレーション研究所
-
町田 克之
Nttアドバンストテクノロジ株式会社
-
門 勇一
Nttシステムエレクトロニクス研究所
-
石原 隆子
日本電信電株式会社マイクロシステムインテグレーション研究所
-
山越 公洋
Nttlsi研究所
-
鵜澤 寛之
NTTマイクロシステムインテグレーション研究所
-
西村 和好
NTTシステムエレクトロニクス研究所
-
川合 健治
NTTマイクロシステムインテグレーション研究所
-
柴田 随道
NTTシステムエレクトロニクス研究所
-
沢田 博俊
NTT LSI研究所
-
石原 隆子
NTT LSI研究所
-
川合 賢治
NTTマイクロシステムインテグレーション研究所
-
首藤 啓樹
NTTLSI研究所
-
西村 和好
Ntt Lsi研
-
柴田 随道
日本電信電話株式会社ntt先端技術総合研究所
-
島村 俊重
日本電信電話株式会社NTTマイクロシステムインテグレーション研究所
-
鵜澤 寛之
NTTマイクロインテグレーション研究所
-
川合 健治
NTTマイクロインテグレーション研究所
著作論文
- 高性能容量型指紋センサLSIと認証システムへの応用
- 指紋認証トークンシステム(安全と信頼とリスク : 安全・安心な社会を目指して)
- 光アクセス通信用MAC制御LSI設計技術 (特集 ブロードバンド光アクセス通信を支える電子回路設計技術)
- PWLによるゲート遅延解析手法
- 0.25μm CMOS/SIMOXゲートアレイLSI
- クロック分配用スキュー補正回路の検討
- LSI遅延解析高精度化に関する検討
- 指紋センサLSIを使った小型指紋認証装置の開発 (特集論文 指紋認証システム)
- 環状配線を用いたクロック分配手法の検討
- 環状配線を用いたクロック分配手法の検討
- LSI遅延解析モデルに関する一検討
- 指紋認証トークンシステム (特集 ユビキタスサービスを支える先進ハードウェア技術)
- 上り帯域割り当て情報に基づく暗号方式制御を備えた10G/1GデュアルレートEPON OLT LSI (VLSI設計技術)
- 22-Gb/sかつ33-mega-frame/s以上のスループットを有するブリッジ回路を搭載する10G-EPON/GE-PON共用型OLT-LSI(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- 22-Gb/sかつ33-mega-frame/s以上のスループットを有するブリッジ回路を搭載する10G-EPON/GE-PON共用型OLT-LSI(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- C-15-4 イベントドリブン・シミュレーションによる消費電力評価の通信用LSIへの適用(C-15.エレクトロニクスシミュレーション,一般セッション)
- C-12-20 10G-EPON OLTおよびONU用チップセットの開発(1)(C-12.集積回路,一般セッション)
- C-12-23 10G-EPON OLTおよびONU用チップセットの開発(4) : OLTにおけるデュアルレート対応下り伝送レート学習・検索機能(C-12.集積回路,一般セッション)
- C-12-21 10G-EPON OLTおよびONU用チップセットの開発(2) : OLT LSIに於けるデュアルレート対応暗号機能(C-12.集積回路,一般セッション)
- 上り帯域割り当て情報に基づく暗号方式制御を備えた10G/1GデュアルレートEPON OLT LSI(暗号と高位設計,システムオンシリコンを支える設計技術)