[特別招待論文]バッテリレス近距離無線システム実現に向けた極低電力SOI回路技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
スポンサーリンク
概要
- 論文の詳細を見る
ユビキタス・コンピュータ時代の情報端末としては、あらゆる物をネットワークに接続するための近距離無線端末が必須となる。これらの端末には、小型・軽量化に加えて、メインテナンスフリーという観点からバッテリレス化が有用である。端末に用いるLSIの消費電力を1〜10mWまで低減できれば、我々の身のまわりに存在する光、振動、熱と言った自然エネルギー源を積極的に活用した自然エネルギー端末が実現でき、端末のバッテリレス化が可能となる。本稿では、極低電力LSI技術として、LSIの電源電圧を0.5〜1Vまで低減可能な完全空乏型SOIデバイスを主体としたMTCMOS/SOI技術を述べる。特に、MTCMOS/SOI技術を端末に必要なディジタル、アナログ/RF、および、電源変換回路に適用した例を示す。また、MTCMOS/SOI技術の有用性を検証するために試作した自然エネルギー端末の概要を述べる。
- 社団法人電子情報通信学会の論文
- 2003-08-14
著者
関連論文
- スイッチドキャパシタタイプ可変段数型DC-DCコンバータを使ったサブ1V電力供給システム(エネルギー関連, 一般)
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前 : パネルディスカッション
- SOI回路技術を適用した自然エネルギー携帯端末
- 高抵抗SOI基板を用いたCMOS低雑音増幅器の特性向上
- 極低電力情報端末用LSIの研究開発プロジェクトの概要
- 1チップ指紋認証LSI技術
- I-021 画素並列処理を用いた指紋谷線強調アルゴリズム(I分野:画像認識・メディア理解)
- D-12-3 新しい相関値による指紋認証アルゴリズム
- D-12-2 画素並列処理を用いた指紋隆線強調アルゴリズム
- D-12-1 1 チップ指紋認証 LSI に適した指紋画像回転手法
- C-12-11 指紋画像のオンチップ認証処理に適したセルラーロジックプロセッシング回路
- ピクセルセルフチェック機能を有する容量型指紋センサLSIのウエハレベルテスト手法
- 新しい相関値による指紋認証アルゴリズム
- 画素並列処理を用いた指紋画像強調アルゴリズム
- I-2 超並列アーキテクチャに適した画像強調アルゴリズム(画像処理,I.画像認識・メディア理解)
- GND壁センサ構造を有する容量型指紋センサLSIの感度評価
- C-12-19 容量型指紋センサLSI良品選別のためのテスト手法
- C-12-18 容量型指紋センサLSI用キャリブレーション回路技術
- C-12-16 1チップ指紋認証LSIに適した指紋画像最適化手法
- 高性能容量型指紋センサLSIと認証システムへの応用
- 指紋画像のオンチップ認証処理に適したセルラーロジックプロセッシング回路
- 画素並列画像強調および画像回転手法を用いた1チップ指紋認証LSI
- 感光性樹脂を用いたCuダマシンプロセスによるオンチップ厚膜配線
- 完全空乏型SOIのアナログ・RF特性とその応用
- サブ100nm時代のLSI低消費電力化技術 : これで優位化、これはできて当たり前
- 極低消費電力CMOS/SOI回路技術
- CMOS/S0Iによる低電圧アナログ基本回路の性能 (特集論文 極低電力情報端末用LSI)
- SOI CMOSによる低電圧アナログ増幅回路の試作・評価
- アナログ回路の低電圧限界と設計手法
- MTCMOS技術を用いた1V・CMOSメモリセルのソフトエラー耐性評価
- 1V,10MHz動作Multi-Threshold CMOS論理回路技術
- 1GHz級動作サブ0.5V差動型ED-CMOS/SOI回路技術(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 1GHz級動作サブ0.5V差動型ED-CMOS/SOI回路技術
- サブ50nm時代の切り札SOI : SOIがBulkに勝てる技術はこれだ!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- サブ50nm時代の切り札SOI : SOIがBulkに勝てる技術はこれだ!(VLSI回路, デバイス技術(高速・低電圧・低消費電力))
- 極低電力情報端末用LSIの研究開発プロジェクトの概要
- 極低電圧ディジタル回路技術 (特集論文 極低電力情報端末用LSI)
- SOI技術を用いたバッテリーレス近距離無線システム (特集 遠隔監視)
- C-12-42 極低電圧動作256Kb MTCMOS/SOI ROM(C-12.集積回路D(メモリ),エレクトロニクス2)
- スイッチドキャパシタタイプ可変段数型DC-DCコンバータを使ったサブ1V電力供給システム
- C-12-9 極低電圧マイクロプロセッサコア用MTCMOS技術(C-12.集積回路B(ディジタル))
- C-12-25 極低電圧 MTCMOS SRAM 用書込み回路
- [特別招待論文]バッテリレス近距離無線システム実現に向けた極低電力SOI回路技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- [特別招待論文]バッテリレス近距離無線システム実現に向けた極低電力SOI回路技術(VLSI回路, デバイス技術(高速, 低電圧, 低電力))
- FD-SOI技術を用いたバッテリーレス近距離無線システム(VSLI一般(ISSCC'03関連特集))
- ED2000-116 / SDM2000-98 / ICD2000-52 3しきい値CMOS/SIMOX回路構成法による低電力54x54-b乗算器
- ED2000-116 / SDM2000-98 / ICD2000-52 3しきい値CMOS/SIMOX回路構成法による低電力54x54-b乗算器
- ED2000-116 / SDM2000-98 / ICD2000-52 3しきい値CMOS/SIMOX回路構成法による低電力54 x 54-b乗算器
- BDD型断熱充電電荷リサイクル8bit乗算回路
- 極低電圧ディジタル回路技術 (特集論文1 低エネルギーシステムを実現するSIMOX LSIアプリケーション技術)
- C-12-24 スイッチトキャパシタ型4相方式断熱充電電荷リサイクル回路
- BDD型断熱充電電荷リサイクル回路による低消費電力論理回路
- ピクセルセルフチェック機能を有する容量型指紋センサLSIのウエハレベルテスト手法
- GND壁センサ構造を有する容量型指紋センサLSIの感度評価