CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現(VLSI一般(ISSCC2005特集))
スポンサーリンク
概要
- 論文の詳細を見る
最高演算性能が51.2GOPS、1GB/sのデータ転送を行えるシングルチップマルチプロセッサの製造に成功した。製品実測における消費電力も3Wに抑制できていることを確認しており、対電力当たりでは世界最高性能の組み込み型マイクロプロセッサである。実現においては、回路の大規模化と信号I/O数増加に伴う電源ノイズ増大による電源品質の劣化、また電源ノイズ要因の遅延変動によるタイミング品質劣化といった課題を解決し、ファーストシリコンにおいてシステムボード上でも完全動作した。本稿では主に、電源ノイズ問題の解決手法と成果について報告する。
- 社団法人電子情報通信学会の論文
- 2005-05-19
著者
-
三宅 英雄
三重大学大学院生物資源学研究科生物圏生命科学専攻
-
早川 文彦
富士通研究所
-
井上 淳樹
(株)富士通研究所
-
岡野 廣
富士通株式会社次世代テクニカルコンピューティング開発本部
-
川辺 幸仁
株式会社富士通研究所
-
橋本 鉄太郎
株式会社富士通研究所
-
川崎 健一
(株)富士通研究所
-
三宅 英雄
富士通研究所
-
佐藤 厚志
株式会社富士通研究所
-
須賀 敦浩
富士通研究所
-
多湖 真一郎
富士通研究所
-
須賀 敦浩
(株)富士通研究所
-
塩田 哲義
(株)富士通研究所
-
川辺 幸仁
(株)富士通研究所
-
柴本 亘
(株)富士通研究所
-
佐藤 厚志
(株)富士通研究所
-
橋本 鉄太郎
(株)富士通研究所
-
松村 宗明
(株)富士通研究所
-
岡野 廣
(株)富士通研究所
-
早川 文彦
(株)富士通研究所
-
多湖 真一郎
(株)富士通研究所
-
中村 泰基
(株)富士通研究所
-
三宅 英雄
富士通LSIテクノロジ(株)
-
高橋 宏政
(株)富士通研究所
-
柴本 亘
富士通株式会社
-
中村 泰基
富士通研究所
-
高橋 宏政
富士通研究所 システムLSI開発研究所 第2開発プロジェクト部
-
岡野 廣
富士通株式会社
関連論文
- ソフトバイオマス完全糖化を目指したデザイナブルセルロソームの構築(地球環境問題へのバイオテクノロジーの貢献の新時代)
- ソフトバイオマス完全糖化の新バイオ技術--ソフトバイオマスを完全分解・糖化する新しい微生物前処理技術
- 800MHz DDR-FCRAM対応位相積算型アナログDLL
- 平成20年度VBLプロジェクト実施報告書 ゼブラフィッシュによる次世代型ポストゲノム研究開発
- パワーゲーティング技術を搭載したシステムLSIの電源ノイズ抑制 (回路とシステム)
- 平成21年度VBLプロジェクト実施報告書 ゼブラフィッシュによる次世代型ポストゲノム研究開発
- LSI, PCB一体ノイズ解析CADシステム(パッケージの電気解析・CAD技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- SPARC64^ VIIIfx : 富士通次期スーパーコンピュータプロセサ(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- 実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー(アナログ・デジアナ・センサ,通信用LSI)
- セルロソーム生産菌 Clostridium cellulovorans 743B の全ゲノム解析
- 2P-2074 Clostridium cellulovorans全ゲノム解析と糖質関連酵素遺伝子の全容解明(5c バイオマス,資源,エネルギー工学,一般演題,環境バイオテクノロジー,伝統の技と先端科学技術の融合)
- パワーゲーティング技術を搭載したシステムLSIの電源ノイズ抑制
- ペタスケールコンピュータ用128GFLOPS/58W SPARC64^VIIIfxプロセッサの電力解析および電力削減手法(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ペタスケールコンピュータ用128GFLOPS/58W SPARC64^VIIIfxプロセッサの電力解析および電力削減手法(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 2P-1045 ゼブラフィッシュを活用したハイスループットタンパク質生産システムの開発(1b遺伝子工学,一般講演,遺伝学,分子生物学および遺伝子工学,伝統の技と先端科学技術の融合)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 低振幅チャージ再利用型低電力SOI加算器
- 低振幅チャージ再利用型低電力SOI加算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 3P-2034 Clostridium cellulovoransセルロソームにおけるペプチダーゼインヒビターの機能と役割(5c バイオマス,資源,エネルギー工学,一般演題,環境バイオテクノロジー,伝統の技と先端科学技術の融合)
- 低Vth設計・低電圧動作によるCMOSデバイスの低消費電力化
- Tox,VdスケーリングによるCMOSデバイスの低消費電力化
- CMPアーキテクチャを導入したマルチメディア処理向けVLIWプロセッサ(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- CMPアーキテクチャを導入したマルチメディア処理向けVLIWプロセッサ(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- 3. FR1000におけるチップマルチプロセッサアーキテクチャの紹介(マルチコアにおけるソフトウェア)
- 4 8-Way VLIWプロセッサ内蔵シングルチップマルチプロセッサ(プロセッサ, DSP, 画像処理技術及び一般)
- 48-Way VLIWプロセッサ内蔵シングルチップマルチプロセッサ(プロセッサ, DSP, 画像処理技術及び一般)
- 48-Way VLIWプロセッサ内蔵シングルチップマルチプロセッサ(プロセッサ, DSP, 画像処理技術及び一般)
- 48-Way VLIWプロセッサ内蔵シングルチップマルチプロセッサ(プロセッサ, DSP, 画像処理技術及び一般)
- 組み込み向け8-way VLIWプロセッサにおける浮動小数点およびメディア処理演算ユニットの開発
- ソフトバイオマス完全糖化を目指したデザイナブルセルロソームの構築
- ジオメトリプロセサProcyon : 概要
- 突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現(VLSI一般(ISSCC2005特集))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用
- プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
- プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
- C-12-17 Power Gating技術を搭載したシステムLSIの電源ノイズ抑制手法(電源回路・ノイズ対策,C-12.集積回路,一般セッション)
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
- 組込み向け4-way VLIWプロセッサにおけるキャッシュ制御ユニットの高性能化技術
- 4Way VLIW 組み込み用途向けマルチメディアプロセッサ
- 1.2W, 2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
- 1.2W, 2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
- 1.2W2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
- On Die電源ノイズ観測技術とPower Gating技術開発への応用 (特集 研究開発最前線)
- 実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー (情報センシング)
- 1V 50MHz 10.5mW低消費電力DSPコア
- 1V 50MHz 10.5mW低消費電力DSPコア
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- メディア処理を指向した組み込み用プロセッサのアーキテクチャ
- ゼブラフィッシュによるタンパク質生産系の開発(コンビナトリアル・バイオエンジニアリング-革新的バイオへの道-)
- 3B10-5 ゼブラフィッシュによるタンパク質発現系の開発(分析化学,物理化学,生物工学一般,一般講演)
- 1V 50MH_z 10.5mW 低消費電力 DSP コア
- 大規模空間データからの最適領域集合の効率的な発見方法
- セルロソーム生産菌Clostridium cellulovorans743Bの全ゲノム解析
- 次世代スーパーコンピュータ向けSPARC64 8fxプロセッサの電力削減手法 (特集 研究開発最前線)
- 1Ap01 キシロースイソメラーゼ細胞表層提示酵母によるキシロース発酵(バイオマス・資源・エネルギー工学,一般講演)
- 2Ea04 Clostridium cellulovorans 743B由来セルロソーム骨格タンパク質CbpB遺伝子のクローニングと発現(タンパク質工学,一般講演)
- 2Da10 Clostridium cellulovoransのセルロソームに焦点を当てたプロテオーム解析(酵素学・酵素工学,一般講演)
- チップ・パッケージ・プリント基板協調設計手法 (特集 画像LSI) -- (画像LSIを支える技術)
- 招待講演 低消費電力LSIのための電源電圧制御技術 (回路とシステム)
- 低消費電力LSIのための電源電圧制御技術(招待講演)
- Power Gating 技術を搭載したシステムLSIにおける電源起動時間短縮手法 (低消費電力設計)
- 低消費電力LSIのための電源電圧制御技術
- デザイナブルセルロソームの世界(若手のページ,Germination)
- 4Cp26 Clostridium cellulovorans 743Bが生産する新規セルロソーム骨格タンパク質CbpBの機能解析(タンパク質工学/核酸工学,一般講演)
- エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
- CT-2-6 スーパーコンピュータ向けプロセッサの高電力効率化技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)
- CT-2-3 パワーゲーティングとアダプティブ技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)
- ゼブラフィッシュによるタンパク質生産系の開発