組み込み向け8-way VLIWプロセッサにおける浮動小数点およびメディア処理演算ユニットの開発
スポンサーリンク
概要
- 論文の詳細を見る
高いマルチメディア処理性能を有する組み込み用途向け8-way VLIWプロセッサを開発した。本プロセッサは533MHzの周波数で動作し、IEEE754に準拠した浮動小数点演算を2.1GFLOPS、画像処理に適したメディア処理演算を12.8GOPSで実行可能という高性能を実現している。高い周波数を実現するために、0.11μmCMOSテクノロジを用い、配線間クロストークを考慮した階層化設計、late clockの適用、論理合成部とカスタム設計部の混在設計を行っている。
- 社団法人電子情報通信学会の論文
- 2002-05-16
著者
-
辻 雅之
富士通株式会社
-
岡野 廣
富士通株式会社次世代テクニカルコンピューティング開発本部
-
今井 賢
株式会社富士通研究所
-
佐藤 厚志
株式会社富士通研究所
-
岡野 廣
株式会社富士通研究所
-
竹部 好正
富士通株式会社
-
岡野 廣
富士通株式会社
関連論文
- SPARC64^ VIIIfx : 富士通次期スーパーコンピュータプロセサ(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- ペタスケールコンピュータ用128GFLOPS/58W SPARC64^VIIIfxプロセッサの電力解析および電力削減手法(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ペタスケールコンピュータ用128GFLOPS/58W SPARC64^VIIIfxプロセッサの電力解析および電力削減手法(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 組み込み向け8-way VLIWプロセッサにおける浮動小数点およびメディア処理演算ユニットの開発
- 組込み向け4-way VLIWプロセッサにおける浮動小数点、およびメディア処理演算ユニットの開発
- CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現(VLSI一般(ISSCC2005特集))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
- 組込み向け4-way VLIWプロセッサにおけるキャッシュ制御ユニットの高性能化技術
- 4Way VLIW 組み込み用途向けマルチメディアプロセッサ
- ICD2000-37 FM音声放送受信機のデジタル化方式開発
- VPP500スカラプロセッサの性能
- チップ・パッケージ・プリント基板協調設計手法 (特集 画像LSI) -- (画像LSIを支える技術)
- 招待講演 低消費電力LSIのための電源電圧制御技術 (回路とシステム)
- 低消費電力LSIのための電源電圧制御技術(招待講演)
- CT-2-6 スーパーコンピュータ向けプロセッサの高電力効率化技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)