低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
スポンサーリンク
概要
- 論文の詳細を見る
マルチVth CMOSを使用したSOCの低電力化手法を開発した。プロセスばらつきセンサと、静的タイミング解析結果を用いて生成した変換テーブルとを用いて、各チップ固有のプロセスばらつきに応じて電源電圧を調整する。従来、電源電圧の決定には、クリティカルパスのレプリカが用いられていた。我々は、パス遅延を、テクノロジ依存部とチップ設計依存部とに分離することにより、マルチ Vth CMOSを使用したSOCにおいて、プロセスばらつきに応じた電源電圧調整を可能にした。90nmテクノロジの組込み用途向けデュアルコアプロセッサに、このシステムを適用し、ビデオストリームのデコード処理時、最大で33%の低電力化を確認したので報告する。
- 社団法人電子情報通信学会の論文
- 2006-08-10
著者
-
井上 淳樹
株式会社富士通研究所システムlsi開発研究所soc設計技術研究部
-
井上 淳樹
(株)富士通研究所
-
岡野 廣
富士通株式会社次世代テクニカルコンピューティング開発本部
-
塩田 哲義
株式会社富士通研究所
-
川辺 幸仁
株式会社富士通研究所
-
橋本 鉄太郎
株式会社富士通研究所
-
岡野 廣
株式会社富士通研究所
-
柴本 亘
富士通株式会社
-
岡野 廣
富士通株式会社
関連論文
- LSI, PCB一体ノイズ解析CADシステム(パッケージの電気解析・CAD技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- LSI-PCBシステムレベルノイズ解析(電気設計,システム実装を支える設計・シミュレーション技術)
- SPARC64^ VIIIfx : 富士通次期スーパーコンピュータプロセサ(システムLSIアーキテクチャと組込みシステム-プロセッサ,メモリ,システムLSI,画像処理及び関連するソフトウェア)
- 実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー(アナログ・デジアナ・センサ,通信用LSI)
- ペタスケールコンピュータ用128GFLOPS/58W SPARC64^VIIIfxプロセッサの電力解析および電力削減手法(低電圧/低消費電力技術,新デバイス・回路とその応用)
- ペタスケールコンピュータ用128GFLOPS/58W SPARC64^VIIIfxプロセッサの電力解析および電力削減手法(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 低振幅チャージ再利用型低電力SOI加算器
- 低振幅チャージ再利用型低電力SOI加算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 低Vth設計・低電圧動作によるCMOSデバイスの低消費電力化
- Tox,VdスケーリングによるCMOSデバイスの低消費電力化
- 組み込み向け8-way VLIWプロセッサにおける浮動小数点およびメディア処理演算ユニットの開発
- 突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現(VLSI一般(ISSCC2005特集))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用
- プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
- プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と性能評価
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
- 8並列同時実行可能な組込み用途向けVLIWプロセッサの構成と論理検証手法
- 組込み向け4-way VLIWプロセッサにおけるキャッシュ制御ユニットの高性能化技術
- 4Way VLIW 組み込み用途向けマルチメディアプロセッサ
- On Die電源ノイズ観測技術とPower Gating技術開発への応用 (特集 研究開発最前線)
- 実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー (情報センシング)
- 1V 50MHz 10.5mW低消費電力DSPコア
- 1V 50MHz 10.5mW低消費電力DSPコア
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- 次世代スーパーコンピュータ向けSPARC64 8fxプロセッサの電力削減手法 (特集 研究開発最前線)
- 招待講演 低消費電力LSIのための電源電圧制御技術 (回路とシステム)
- 低消費電力LSIのための電源電圧制御技術(招待講演)
- 低消費電力LSIのための電源電圧制御技術
- エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
- CT-2-6 スーパーコンピュータ向けプロセッサの高電力効率化技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)
- CT-2-3 パワーゲーティングとアダプティブ技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)