On Die電源ノイズ観測技術とPower Gating技術開発への応用 (特集 研究開発最前線)
スポンサーリンク
概要
著者
関連論文
-
LSI, PCB一体ノイズ解析CADシステム(パッケージの電気解析・CAD技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
-
実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー(アナログ・デジアナ・センサ,通信用LSI)
-
エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
低振幅チャージ再利用型低電力SOI加算器
-
低振幅チャージ再利用型低電力SOI加算器
-
符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
-
符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
-
符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
-
低Vth設計・低電圧動作によるCMOSデバイスの低消費電力化
-
Tox,VdスケーリングによるCMOSデバイスの低消費電力化
-
突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
-
CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現(VLSI一般(ISSCC2005特集))
-
低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
-
プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
-
On Die電源ノイズ観測技術とPower Gating技術開発への応用 (特集 研究開発最前線)
-
実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー (情報センシング)
-
PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
-
PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
-
PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
-
低消費電力LSIのための電源電圧制御技術(招待講演)
-
低消費電力LSIのための電源電圧制御技術
-
エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
-
CT-2-3 パワーゲーティングとアダプティブ技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)
もっと見る
閉じる
スポンサーリンク