低振幅チャージ再利用型低電力SOI加算器
スポンサーリンク
概要
- 論文の詳細を見る
LSIの低電力化のためには、電源電圧の低減が有効であることが良く知られている。しかしながら、電源電圧の低減は回路速度の大幅な低減を招く。トランジスタの閾値電圧の低減は速度劣化を若干改善するが、大幅なリーク電流の増加という欠点を持つ。本報告書では、相補型パストランジスタ論理を低振幅電圧で駆動し、電荷再利用を併用することにより低電力化できる回廊方式を提案する。本方式では、電源電圧を低減せず、電圧振幅のみを低減して、回路速度を保ったまま低電力化する。本方式を採用した32ビットの加算器を速度、消費電力の点から評価した結果、従来型CLA加算器と比較して遅延電力積で約53%の改善が見られることがわかった。また、多段パストランジスタゲートのボディ効果による速度劣化をSOIデバイスにより低減できることを示した。
- 社団法人電子情報通信学会の論文
- 2001-07-26
著者
-
伊澤 哲夫
富士通(株)プロセス開発部
-
伊澤 哲夫
(株)富士通
-
井上 淳樹
(株)富士通研究所
-
Walker William
Fujitsu Laboratories of America
-
Oklobdzija Vojin
Inc., Integration Corp.
-
甲斐 睦章
(株)富士通
-
Oklobdzija Vojin
Inc. Integration Corp
-
甲斐 睦章
Fujitsu Laboratories of America
-
伊澤 哲夫
Inc., Integration Corp.
関連論文
- 0.25μmロジックデバイスのための10μm^2フルCMOS-SRAMテクノロジー
- 500MHz 288Kb On-chip Cache向けCMOS SRAM macro
- LSI, PCB一体ノイズ解析CADシステム(パッケージの電気解析・CAD技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- 実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー(アナログ・デジアナ・センサ,通信用LSI)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : DVFS編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー収支からみた細粒度電源制御技術の設計制約 : Power Gating編(グリーン・コンピューティング,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 低振幅チャージ再利用型低電力SOI加算器
- 低振幅チャージ再利用型低電力SOI加算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- 符号選択式Booth Encoderを用いた54×54bコンパクト乗算器
- SRAM用電荷転送センスアンプにおけるペアトランジスタ閾値ばらつきの影響の検討
- 低Vth設計・低電圧動作によるCMOSデバイスの低消費電力化
- Tox,VdスケーリングによるCMOSデバイスの低消費電力化
- 突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- 突入電流バイパス電源配線を用いて1μs以内で電源復帰できるパワーゲーティング技術(低電圧/低消費電力技術,新デバイス・回路とその応用)
- CMOS 90nm製造プロセスにおける組み込み型シングルチップマルチプロセッサの実現(VLSI一般(ISSCC2005特集))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- 低消費電力向け電源電圧調整手法とマルチVth CMOSを使用したSOCへの応用(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
- プリチャージトランジスタのないセレクタを用いた32ビットダイナミック加算器
- On Die電源ノイズ観測技術とPower Gating技術開発への応用 (特集 研究開発最前線)
- 実時間サンプリングモードを持つ低消費電力プロセッサ向けオンダイ電源ノイズセンサー (情報センシング)
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- PLT(Partial Low Threshold)-CMOSを用いた低消費電力技術
- A Case Study : Energy Efficient High Throughput Chip Multi-Processor Using Reduced-complexity Cores for Transaction Processing Workload(Processor Architecture)
- A Case Study: Energy Efficient High Throughput Chip Multi-Processor Using Reduced-complexity Cores for Transaction Processing Workload
- 低消費電力LSIのための電源電圧制御技術(招待講演)
- 低消費電力LSIのための電源電圧制御技術
- エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
- エネルギー効率からみたパワーゲーティングとDVFSの比較(低電圧・低消費電力ディジタル回路,低電圧/低消費電力技術,新デバイス・回路とその応用)
- CT-2-3 パワーゲーティングとアダプティブ技術(CT-2.省エネルギー化のためのLSIと給電技術-Green by ITとGreen of IT-,ソサイエティ企画)