C-12-12 動的パラメータ制御による周波数領域フィルタの低電力化(C-12.集積回路,一般セッション)
スポンサーリンク
概要
著者
関連論文
-
パスディレイテストにおける部分パスの遅延量推定手法(レイアウト,システムオンシリコンを支える設計技術)
-
クロックスキューを吸収するラッチ設計の設計フロー
-
周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
-
MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
-
1チップMPEG-2 MP@MLビデオ符号化LSIにおける省面積, 低消費電力, 動きベクトル探索器
-
1チップMPEG-2 MP@MLビデオ符号化LSIの開発
-
故障の自己検出・自律的再構成が可能なプログラマブル論理回路
-
Eclipse上に実装した組込みシステムのコード品質解析システム(SoC・解析,組込技術とネットワークに関するワークショップETNET2008)
-
アルゴリズムから専用LSIの仕様設計を行う補佐支援システムの構築(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
アルゴリズムから専用LSIの仕様設計を行う補佐支援システムの構築(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
パケットリングネットワーク高信頼化技術 : ノード冗長化・インタリンク冗長化方式および障害回復性能評価((フォトニック)IPネットワーク技術,(光)ノード技術,WDM技術,信号処理技術,一般)
-
B-7-27 両系動作型RPRノード冗長化方式の提案(B-7.情報ネットワーク,一般講演)
-
B-7-26 マルチリングRPRにおけるインタリンク冗長方式の障害回復性能評価(B-7.情報ネットワーク,一般講演)
-
B-7-97 マルチリングRPRにおけるインタリンク冗長方式(B-7. 情報ネットワーク, 通信2)
-
スキュー耐性の高い高効率Holdエラー補償手法(一般,ネットワーク,通信のための信号処理及び一般)
-
スキュー耐性の高い高効率Holdエラー補償手法(一般,ネットワーク,通信のための信号処理及び一般)
-
スキュー耐性の高い高効率Holdエラー補償手法(一般,ネットワーク,通信のための信号処理及び一般)
-
リング状クロック線による低スキュークロック分配回路
-
クロックスキュー耐性のあるパイプラインレジスタ
-
リング状クロック線による低スキュークロック分配方式
-
MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
-
MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
-
パスディレイテストを用いた部分パス遅延値推定手法(低電力設計と回路設計技術,システムオンシリコンを支える設計技術)
-
B-10-115 アイパタン解析を利用した光信号品質監視方式
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
-
B-7-94 GlobalOpenEthernet技術のMAC-in-MAC網への適用検討 : PD-MRSTP技術による高効率・高信頼化(B-7. 情報ネットワーク, 通信2)
-
B-7-93 GlobalOpenEthernetにおけるマルチキャスト制御方式(B-7. 情報ネットワーク, 通信2)
-
GlobalOpenEthernet試作システムの性能評価(アクティブネットワーク,IP-VPN,ネットワークセキュリティ,超高速ネットワーク,P2P通信,ネットワークソフトウェア,一般)
-
GlobalOpenEthernet試作システムの性能評価(アクティブネットワーク,IP-VPN,ネットワークセキュリティ,超高速ネットワーク,P2P通信,ネットワークソフトウェア,一般)
-
GlobalOpenEthernet試作システムの性能評価(アクティブネットワーク,IP-VPN,ネットワークセキュリティ,超高速ネットワーク,P2P通信,ネットワークソフトウェア,一般)
-
Varchsyn(5) : 論理多段化手法
-
B-10-48 デジタル信号処理波長分散等化フィルタにおける回路方式の検討(B-10.光通信システムB(光通信),一般セッション)
-
B-10-90 3波長帯を用いた10.92TP/s WDM光中継伝送実験
-
3バンドを用いた超高密度WDM 10.92Tb/s 光中継伝送実験
-
3バンドを用いた超高密度WDM 10.92Tb/s 光中継伝送実験
-
3バンドを用いた超高密度WDM 10.92Tb/s光中継伝送実験
-
B-10-153 偏光多重・分離技術を用いた 6.4Tb/s(160 x 40Gb/s) WDM 伝送実験
-
偏光多重・分離技術を用いた6.4Tb/s(160×40Gb/s)-186km WDM伝送実験
-
偏光多重・分離技術を用いた6.4Tb/s(160x40Gb/s)-186km WDM伝送実験
-
偏光多重・分離技術を用いた6.4Tb/s(160 x 40Gb/s)-186km WDM伝送実験
-
CT-1-6 10nm世代に向けた高性能・低電力マルチコアSOC技術(CT-1.10nm世代に向けた新LSI技術,チュートリアル講演,ソサイエティ企画)
-
FPGAを利用したHW/SW協調検証(システム設計及び一般)
-
FPGAを利用したHW/SW協調検証(システム設計及び一般)
-
FPGAを使ったプロセッサ検証の教育システム(通信のための信号処理,符号理論,一般)
-
FPGAを使ったプロセッサ検証の教育システム(通信のための信号処理,符号理論,一般)
-
FPGAを使ったプロセッサ検証の教育システム(通信のための信号処理,符号理論,一般)
-
A-1-20 バス接続された複数FPGAエミュレーションシステムにおける複数クロックに対応した通信手法(A-1.回路とシステム,一般講演)
-
AS-3-1 FPGAを利用したLDPCの評価システム(AS-3. LDPCの基礎と応用理論, 基礎・境界)
-
A-3-3 FPGAと多機能デバッガによるカスタムプロセッサの検証手法(A-3. VLSI設計技術)
-
FPGAとPCの連携によるSystem On a Chipの検証手法
-
FPGAとPCの連携によるSystem On a Chipの検証手法
-
FPGAとPCの運携によるSystem On a Chipの検証手法(FPGAとその応用及び一般)
-
アルゴリズムから専用LSIの仕様設計を行う補佐支援システムの構築(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
B-10-94 光フィルタを用いたVSB信号生成に関する一検討
-
B-10-135 狭スペクトル、高非線形耐力を有する Alternate-chirped RZ 変調方式の提案
-
ラッチ設計を使ったホールドエラー補償手法
-
ラッチ設計を使ったホールドエラー補償手法
-
階層間遅延調整を不要化階層設計手法の超大規模回路に対する改良(グラフ,ペトリ,ニューラルネット及び一般)
-
階層間遅延調整を不要化階層設計手法の超大規模回路に対する改良(グラフ,ペトリ,ニューラルネット及び一般)
-
階層間遅延調整を不要化階層設計手法の超大規模回路に対する改良
-
階層間のバジェットを不要にする階層設計手法
-
マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
-
マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
-
B-10-42 分散マネージド伝送路における112Gbps PM-QPSK信号に対する非線形光学効果の影響のリアルタイム評価(B-10.光通信システムB(光通信方式,光通信機器,デバイスのシステム応用,光通信網・規格),一般セッション)
-
クロック信号におけるばらつきが測定不要なデスキュー手法
-
離散遅延値を持つPDEを用いたクロックデスキュー手法(システム設計及び一般)
-
離散遅延値を持つPDEを用いたクロックデスキュー手法(検証/最適化,システム設計及び一般)
-
Eclipse上に実装した組込みシステムのコード品質解析システム(SoC・解析,組込技術とネットワークに関するワークショップETNET2008)
-
Eclipse上に実装した組込みシステムのコード品質解析システム(SoC・解析,組込技術とネットワークに関するワークショップETNET2008)
-
Eclipse上に実装した組込みシステムのコード品質解析システム(SoC・解析,組込技術とネットワークに関するワークショップETNET2008)
-
A-3-5 オープン・ソース開発環境を利用した組込機器のリモート・デバッグおよび性能測定環境(A-3.VLSI設計技術,一般講演)
-
112Gbpsデジタルコヒーレント受信機を用いたリアルタイムPM-QPSK長距離WDM伝送(コア・メトロシステム,光アクセスシステム・次世代PON,ブロードバンドアクセス方式,(広域)イーサネット,光伝達網(OTN),高速インターフェース,アナログ光伝送,量子通信,一般)
-
立下りFFを使ったブリッジ削減設計手法(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
立下りFFを使ったブリッジ削減設計手法(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
立下りFFを使ったブリッジ削減設計手法(ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
パスディレイテストを用いた部分パス遅延値推定手法(DFM,システムオンシリコンを支える設計技術)
-
組み込みシステムの機能・性能検証手法(コンカレントシステム,離散事象システム,ハイブリッドシステム,及び一般)
-
A-3-5 オープン・ソース開発環境向け組込み機器向けリモート性能測定機構(A-3.VLSI設計技術,一般講演)
-
B-10-64 42Gb/s偏波多重QPSK信号用FPGAベース波長分散補償回路の開発と動作検証(B-10. 光通信システムB(光通信方式,光通信機器,デバイスのシステム応用,光通信網・規格),一般セッション)
-
B-10-61 線形等化による224Gb/s偏波多重QPSK信号に対する送受信機デバイス所要特性の低減効果の数値シミュレーション検討(B-10. 光通信システムB(光通信方式,光通信機器,デバイスのシステム応用,光通信網・規格),一般セッション)
-
B-10-66 Mitigation of the Polarization Dependence of the Distortions caused on 112G PM-QPSK Signals by 10.7G Neighbors with Polarization Scrambling
-
AK-2-2 機能シミュレータ(AK-2.SoCを支える最新EDA技術,ソサイエティ特別企画,ソサイエティ企画)
-
第2回 組込みシステム開発環境(講座 画像処理技術者のための組込み入門)
-
グラフ後方依存への重み付けによるマルチコアタスク配置手法
-
グラフ後方依存への重み付けによるマルチコアタスク配置手法
-
FPGAベースリアルタイム信号処理デジタルコヒーレント光送受信プラットフォームを用いたWDM伝送システムの評価(光変復調方式,多値光変復調,コヒーレント光通信,非線形・偏波問題,分散補償デバイス,光信号処理,光測定器,光通信用ディジタル信号処理,光通信計測,光通信用LSI,誤り訂正,一般)
-
Network On Chipのリコンフィギュアブルレイアウト(再構成回路,物理設計及び一般)
-
カスタムプロセッサの実験的評価環境(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
カスタムプロセッサの実験的評価環境(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
カスタムプロセッサの実験的評価環境(デモ展示・ポスター講演,ネットワークプロセッサ,通信のための信号処理,無線LAN/PAN,一般)
-
B-10-48 40Gbps偏波多重QPSK信号向けFDE型波長分散補償回路におけるオーバーラップ数依存性の評価(B-10.光通信システムB(光通信方式,光通信機器,デバイスのシステム応用,光通信網・規格),一般セッション)
-
C-12-12 動的パラメータ制御による周波数領域フィルタの低電力化(C-12.集積回路,一般セッション)
-
グラフ後方依存への重み付けによるマルチコアタスク配置手法(GPUとマルチコア,組込み技術とネットワークに関するワークショップETNET2012)
-
グラフ後方依存への重み付けによるマルチコアタスク配置手法(GPUとマルチコア,組込み技術とネットワークに関するワークショップETNET2012)
-
AS-4-1 組込みシステムにおける検証の課題(ソフトウェアのテストと検証,AS-4.組込みシステムの形式的手法,シンポジウム)
もっと見る
閉じる
スポンサーリンク