CT-1-6 10nm世代に向けた高性能・低電力マルチコアSOC技術(CT-1.10nm世代に向けた新LSI技術,チュートリアル講演,ソサイエティ企画)
スポンサーリンク
概要
著者
関連論文
-
周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック,VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
周期的同期方式によるマルチコアSOCプラットフォーム向けクロッキング・アーキテクチャ(PLL,クロック, VLSI回路,デバイス技術(高速,低電圧,低消費電力))
-
MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
-
1チップMPEG-2 MP@MLビデオ符号化LSIにおける省面積, 低消費電力, 動きベクトル探索器
-
1チップMPEG-2 MP@MLビデオ符号化LSIの開発
-
故障の自己検出・自律的再構成が可能なプログラマブル論理回路
-
リング状クロック線による低スキュークロック分配回路
-
クロックスキュー耐性のあるパイプラインレジスタ
-
リング状クロック線による低スキュークロック分配方式
-
MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
-
MPEG-2符号化LSIにおける履歴適応型動きベクトル探索とそのハードウェア実現
-
CT-1-6 10nm世代に向けた高性能・低電力マルチコアSOC技術(CT-1.10nm世代に向けた新LSI技術,チュートリアル講演,ソサイエティ企画)
-
C-12-12 動的パラメータ制御による周波数領域フィルタの低電力化(C-12.集積回路,一般セッション)
もっと見る
閉じる
スポンサーリンク