Design for Two-Pattern Testability of Controller-Data Path Circuits
スポンサーリンク
概要
- 論文の詳細を見る
This paper introduces a design for testability (DFT) scheme for delay faults of a controller-data path circuit. The scheme makes use of both scan and non-scan techniques. Firstly, the data path is transformed into a hierarchically two-pattern testable (HTPT) data path based on a non-scan approach. Then an enhanced scan (ES) chain is inserted on the control lines and the status lines. The ES chain is extended via the state register of the controller. If necessary, the data path is further modified. Then a test controller is designed and integrated to the circuit. Our approach is mostly based on path delay fault model. However the multiplexer (MUX) select lines and register load lines are tested as register transfer level (RTL) segments. The proposed scheme support hierarchical test generation and can achieve fault coverage similar to that of the ES approach.
- 社団法人電子情報通信学会の論文
- 2002-02-15
著者
-
大竹 哲史
奈良先端科学技術大学院大学 情報科学研究科:科学技術振興機構 Crest
-
Altaf-ul-amin Md.
Nara Institute Of Science And Technology
-
大竹 哲史
Nara Institute of Science and Technology
-
藤原 秀雄
Nara Institute of Science and Technology
関連論文
- C素子スキャンパスを用いた非同期式順序回路に対する完全スキャン設計法(設計/テスト/検証)
- Design for Two-Pattern Testability of Controller-Data Path Circuits
- 非パイプラインプロセッサの命令レベル自己テストのためのテスト容易化設計(上流DFT,VLSI設計とテスト及び一般)
- Elucidating Conservation of Genes in Multiple Genomes Based on Graphs Configured by Bidirectional Best-Hit Relationships
- Spherical SOM and Arrangement of Neurons Using Helix on Sphere (特集:第11回MPSシンポジウム--複雑系の科学とその応用)
- 組合せテスト生成複雑度でテスト生成可能な順序回路構造とその応用
- 完全故障検出効率を保証するRTLデータパスの部分強可検査性に基づくテスト容易化設計法(半導体テスト,ディペンダブルコンピューティング論文)
- 完全故障検出効率を保証するデータパスの部分強可検査設計(上流 DFT, VLSI 設計とテスト及び一般)
- RTLパス数最小化のためのリソースバインディング法(スキャンテスト・テスト容易化高位合成,VLSI設計とテスト及び一般)
- 同位相構造に基づく特定用途を考慮したFPGA相互接続遅延テスト(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 同位相構造に基づく特定用途を考慮したFPGA相互接続遅延テスト(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 同位相構造に基づく特定用途を考慮したFPGA相互接続遅延テスト(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 同位相構造に基づく特定用途を考慮したFPGA相互接続遅延テスト(VLSIの設計/検証/テスト及び一般(デザインガイア))
- 単一端子変化遅延テストに基づくデータパスのテスト容易化設計
- 単一端子変化遅延テストに基づくデータパスのテスト容易化設計(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- 単一端子変化遅延テストに基づくデータパスのテスト容易化設計(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 単一端子変化遅延テストに基づくデータパスのテスト容易化設計(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 単一端子変化遅延テストに基づくデータパスのテスト容易化設計(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 固定制御可検査性に基づくRTL回路の非スキャンテスト容易化設計法
- 固定制御可検査性に基づくRTL回路の非スキャンテスト容易化設計法
- 固定制御可検査性に基づくRTL回路の非スキャンテスト容易化設計法
- 固定制御可検査性に基づくRTL回路の非スキャンテスト容易化設計法
- 完全故障検出効率を保証するレジスタ転送レベルでの非スキャンテスト容易化設計法
- 完全故障検出効率を保証するレジスタ転送レベルでの非スキャンテスト容易化設計法
- 完全故障検出効率を保証するレジスタ転送レベルでの非スキャンテスト容易化設計法
- テスト実行時間削減のためのデータパスの強可検査性に基づくテスト容易化設計法
- レジスタ転送レベルでのデータフロー依存型回路の階層テスト容易化設計法(システムLSIの設計技術と設計自動化)
- 拡張データフローグラフを用いたRTレベルデータパスの階層テスト容易化設計法
- 拡張データフローグラフを用いたRTレベルデータパスの階層テスト容易化設計法
- 拡張データフローグラフを用いたRTレベルデータパスの階層テスト容易化設計法
- 機能等価性情報を用いたRTL-GLパスマッピングの一手法(高位合成及び検証,信号処理,LSI,及び一般)
- 高位合成情報を用いたRTLフォールスパス判定(上流テスト・テスト圧縮,VLSI設計とテスト及び一般)
- プロセッサの命令レベル自己テストのためのテスト容易化設計(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- プロセッサの命令レベル自己テストのためのテスト容易化設計(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
- テスト容易化合成情報に基づく順序回路テスト生成の高速化(テスト生成, VLSI 設計とテスト及び一般)
- 縮退故障のテスト生成アルゴリズムを用いたパス遅延故障に対するテスト生成法(テスト手法, LSIのテスト・診断技術論文)
- 縮退故障のテスト生成アルゴリズムを用いたパス遅延故障に対するテスト生成法
- 機能等価性情報を用いたRTL-GLパスマッピングの一手法(高位合成及び検証,信号処理,LSI,及び一般)
- 機能等価性情報を用いたRTL-GLパスマッピングの一手法(高位合成及び検証,信号処理,LSI,及び一般)
- 不連続再収斂順序回路の遅延故障に対するテスト生成法(フォールトトレランス)
- コントローラの遅延故障に対するテスト容易化設計の一手法
- コントローラの遅延故障に対するテスト容易化設計の一手法(VLSIの設計/検証/テスト及び一般 テスト)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- コントローラの遅延故障に対するテスト容易化設計の一手法(VLSIの設計/検証/テスト及び一般 テスト)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- コントローラの遅延故障に対するテスト容易化設計の一手法(VLSIの設計/検証/テスト及び一般 テスト)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- コントローラの遅延故障に対するテスト容易化設計の一手法
- 不連続再収斂構造に基づくパス遅延故障に対する部分拡張スキャン設計法
- 組合せテスト生成複雑度でパス遅延故障テスト生成可能な順序回路のクラス(フォールトトレランス)
- 組合せテスト生成複雑度でパス遅延故障テスト生成可能な順序回路のクラス
- ビット幅調整機能を用いたデータパスのテスト容易化設計法(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会)
- ビット幅調整機能を用いたデータパスのテスト容易化設計法(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- ビット幅調整機能を用いたデータパスのテスト容易化設計法(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- ビット幅調整機能を用いたデータパスのテスト容易化設計法(テスト設計)(VLSIの設計/検証/テスト及び一般)(デザインガイア2004-VLSI設計の新しい大地を考える研究会-)
- 完全故障検出効率を保証するレジスタ転送レベルでの非スキャンテスト容易化設計法
- Elucidating Conservation of Genes in Multiple Genomes Based on Graphs Configured by Bidirectional Best-Hit Relationships
- SD-2-11 上流からのテスト容易化設計
- SD-2-10 完全スキャン設計と等価な部分スキャン設計
- Spherical SOM and Arrangement of Neurons Using Helix on Sphere
- Elucidating Conservation of Genes in Multiple Genomes Based on Graphs Configured by Bidirectional Best-Hit Relationships