高速PLL/DLLの技術動向
スポンサーリンク
概要
- 論文の詳細を見る
現在、ディジタル技術の進展に伴い情報のマルチメディア化が精力的に進められている。これに呼応するようにLSIの高性能化、すなわち高速化が進められている。マルチメディアに必須な画像処理などの信号処理分野おいてもプロセッサ等の高速化が要求されが、クツク速度が急速に上昇している。これによるクロック分配やクロックスキューの問題が重要な課題となっており、オンチップPLL(Phase Locked Loop)やDLL(Delay Locked Loop)技術の重要度が増してきている。また、プロセッサの速度向上に伴い、周辺ロジックやメモリ、それらを含むシスデムレベルでの高速インターフェースの問題も深刻になってきている。一方、光通信等の高速データ転送の分野においても、受信データからのクロック再生、すなわちクロックリカバり技術(CR)の高速化は重要な課題である。本稿では、これらのプロセッサ、メモリ、ロジック等のLSI内部のクロック技術や通信分野におけるクロックリカバり技術に必須であるPLL/DPLLの最近の技術動向と回路技術等の研究状況について述べる。
- 社団法人電子情報通信学会の論文
- 1996-09-18
著者
-
谷口 研二
電子情報工学科
-
谷口 研二
大阪大学工学部
-
中司 賢一
九州大学大学院 医学系研究府
-
谷口 研二
久留米工業大学電子情報工学科
-
谷口 研二
九州大学大学院システム情報科学研究科
-
白濱 弘幸
広島市立大学情報科学部
-
中司 賢一
九州大学
関連論文
- MD/EMC法による反転層移動度のロールオフ現象の解析(プロセス・デバイス・回路シミュレーション及び一般)
- 空間的または時間的に一様でない系におけるトンネリングのシミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- 65nmノード歪みpMOSFETのホール伝導における全応力の効果の検証(プロセス・デバイス・回路シミュレーション及び一般)
- 数値シミュレーションに基づく10nmチャネル素子の電気伝導機構に関する考察(半導体Si及び関連材料・評価)
- パイプラインA/Dコンバータ用MDACの最適設計に関する考察
- C-12-46 差動型VCOを用いたPLLのジッタ特性に関する考察
- C-12-29 パイプラインA/Dコンバータの最適設計に関する考察
- 差動構成を用いたPLLの低ジッタ化
- PLL出力における50%デューティ補償回路の研究
- SA-2-10 CMOS Rail-to-Rail OPAMP
- CMOS Rail-to-Rail OPAMP
- 超低消費電力ワイヤレス機器向け高効率安定化電源回路の検討(:「LSIシステムの実装・モジュール化, テスト技術, 一般)
- シリコン中の{311}欠陥へのボロンの析出:第1原理計算に基づく検証
- 低温熱処理におけるボロンの初期異常拡散
- ボロンの過渡増速拡散とクラスタ形成の深さ依存性
- イオン注入損傷によるボロンの析出
- SOI-CMOSプロセスを用いたスパイラルインダクタの高周波特性の評価
- アクティブRC積分器の解析とフィードフォワード充電法の提案
- 同相除去比を強化した増幅器
- 可変利得増幅器の設計
- 連続サンプルコンパレータの解析と応用
- 1MHz, 12bitMDACの設計に関する考察
- 65nmノード歪みpMOSFETのホール伝導における全応力の効果の検証(プロセス・デバイス・回路シミュレーション及び一般)
- 超低消費電力ワイヤレス機器向け高効率安定化電源回路の検討(:「LSIシステムの実装・モジュール化, テスト技術, 一般)
- 大気圧プラズマ洗浄装置のICダメージ評価
- 大気圧プラズマ洗浄装置のICダメージ評価
- 大気圧プラズマ洗浄装置のICダメージ評価
- Column-Parallel ADC に用いる高精度, 小面積 D-Flip-Flop 回路
- MD/EMC法による反転層移動度のロールオフ現象の解析(プロセス・デバイス・回路シミュレーション及び一般)
- 空間的または時間的に一様でない系におけるトンネリングのシミュレーション(プロセス・デバイス・回路シミュレーション及び一般)
- ループパラメータ可変による高速引き込みPLLの設計
- SPM超微細酸化法を用いた単一電子デバイスの作製
- SA-2-8 VDECによる1.2μm 300MHz PLLの試作
- オンチップクロック生成PLLの低ジッタ・小面積化設計
- ダイナミック回路による低消費電力位相周波数比較器の検討
- 3モード制御による高速タイミング再生PLL
- ゲート酸化膜の絶縁破壊メカニズム
- ゲート酸化膜の絶縁破壊メカニズム
- 高速PLL/DLLの技術動向
- タイミング再生用2モードDPLLの検討
- 擬ロック防止機能を有する高速引込みPLL
- 多段縦続接続したPLLの雑音特性に関する検討
- 周波数差検出器を用いた新方式高速引込みPLL
- 赤外分光エリプソメトリを用いたキャリヤ濃度分布評価アルゴリズム
- 赤外分光エリプソメトリを用いたキャリヤ濃度分布評価アルゴリズム
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- 機能可変型DSPプロセッサ
- インパクトイオン化の非局所性を考慮したn-MOSFETの基板電流モデル
- MOS素子の多数バレーバンド構造に基づくモンテカルロシミュレーション
- 単一電子トンネル現象を用いた電子デバイスの可能性
- 単一電子論理回路のシミュレーション
- 酸化膜中に捕獲された正孔の緩和現象
- 統合シミュレーションから見たプロセス シミュレーションの現状と課題
- 正孔捕獲断面析のLognormalな分布
- 半導体デバイスシミュレーション技術
- テストベンチを含めた磁気ディスク信号処理回路のVHDL記述とシミュレーション
- 構造設計に基づくHEMTの特性計算とモデリングの検討
- HDLによる1次DPLLの設計法の検討
- ショートチャンネルHEMTのI-V特性の計算
- 1 集積回路の不思議な「からくり」をさぐる
- 1 集積回路の不思議な「からくり」をさぐる
- CMOS発振器に関する研究
- タイミング再生用ディレイライン方式DPLL
- ループ定数制御による高速引き込みPLL
- シリコン中の不純物原子拡散
- MOS素子の微細化限界について
- SHE(Substrate Hot Electron)注入によるゲート酸化膜破壊
- C-12-19 低消費電力, 14bit, 50MSample/s パイプライン ADC の設計
- 産学共同研究に対する意識改革の必要性
- C-12-33 有線CDMAを用いたChip間インターフェイスにおけるビット転送エラーの考察
- CDMA技術を用いたパラレルバスによる低電力伝送システム(システムLSIのための先進アーキテクチャ論文)
- C-12-34 多値CDMAバスインタフェイスのための低消費力ダイナミック電流モードコンパレータ