オンチップ・マルチチャネルモニタにおける波形取得アルゴリズムの実装と評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
スポンサーリンク
概要
- 論文の詳細を見る
大規模SoCのチップ内部を多点観測するオンチップモニタシステムを提案する。オンチップモニタ回路はチップ内の対象信号をオンチップでデジタイズする複数の検出フロントエンドと、検出フロントエンドのデジタル出力列を処理するデータ処理ユニットで構成される。バックエンドデータ処理系と統合しプロトタイプを構築した。本研究では、オンチップモニタの性能指標として、(1)波形取得アルゴリズム適用による測定速度および(2)モニタシステムの線形性の評価を行った。その結果、波形取得アルゴリズムにより測定速度は従来手法と比較して92.2%削減され、線形性評価においてサンプリングレート200MHz、有効帯域を25MHzとした場合、SNDRで51.5dB、SFDRで59.1dBとなり、モニタシステムの有効ビット数8.2bitを実現した。
- 社団法人映像情報メディア学会の論文
- 2008-10-22
著者
-
永田 真
神戸大学工学部情報知能工学科
-
橋田 拓志
神戸大学システム情報学研究科
-
永田 真
神戸大学システム情報学研究科
-
橋田 拓志
神戸大学大学院工学研究科
-
荒賀 佑樹
神戸大学工学研究科
-
橋田 拓志
神戸大学工学研究科
-
永田 真
神戸大学:株式会社a-r-tec
-
荒賀 佑樹
神戸大学大学院システム情報学研究科
-
永田 真
神戸大学工学部
関連論文
- 電源線を用いた135Mbps双方向チップ間通信技術(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- オンチップモニタの最簡搭載とチップ内環境の観測 (情報センシング)
- 65nmCMOSテクノロジによる6bit任意デジタル雑音エミュレータの開発(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- マイクロプロセッサにおける基板ノイズの評価と解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- デジタルLSIにおけるオンチップ電源雑音とオフチップ電磁雑音の統合評価(チップ・パッケージ・ボードにおけるパワーインテグリティの設計評価,LSIシステムの実装・モジュール化・インタフェース技術、テスト技術、一般)
- オンチップモニタを用いたSoC電源供給系の診断法 (集積回路)
- オンチップモニタの最簡搭載とチップ内環境の観測(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- オンチップモニタを用いたSoC電源供給系の診断法(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 90nm CMOS差動対トランジスタのV_とAC応答のその場評価(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- オンチップモニタの最簡搭載とチップ内環境の観測 (集積回路)