ジオメトリプロセサProcyon : ソフトウェア・バイパス制御方式
スポンサーリンク
概要
- 論文の詳細を見る
ジオメトリプロセサProcyonはハードウェアを簡素化するために命令のソースオペランドの値をレジスタあるいは複数のバイパス出力のいずれから読むかをソフトウェアで指定するという特徴をもった4並列のVLIWプロセサである。Procyonでは, 各VLIW命令のソースオペランドの値をバイパスあるいはレジスタから読む方法を, パイプラインのタイミングを考慮してアセンブリコードで陽に指定する必要がある。本論文では, コンパイラによるProcyonのソフトウェア・バイパス制御方式について述べる。
- 一般社団法人情報処理学会の論文
- 1997-09-24
著者
関連論文
- ランダムテストプログラムによるJava JITコンパイラ検証システム
- Grid Service Platformの開発 : 業務用グリッド環境における自律的な資源共有の実現(デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- ジオメトリプロセサ Procyonのアーキテクチャ
- ジオメトリプロセサProcyon : ソフトウェア開発環境
- ジオメトリプロセサProcyon : 概要
- 計算機リソースを有効活用するグリッドミドルウェア:CyberGRIP (特集:グリッドコンピューティング) -- (グリッドミドルウェア)
- 実時間GCの実現方式と評価
- ロード命令の先行実行の科学技術計算プログラムによる評価
- ロード命令の先行実行とその評価
- 1.2W, 2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
- 1.2W, 2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
- 1.2W2.16GOPS/720MFLOPSマルチメディア用組み込みスーパースカラプロセッサ
- サーバ用CPUのハードウェア資源削減に基づくチップマルチプロセッサの設計(アーキテクチャ一般及びチップマルチプロセッサ)(デザインガイア2003 : VLSI設計の新しい大地を考える研究会)
- サーバ用CPUのハードウェア資源削減に基づくチップマルチプロセッサの設計
- メディア処理を指向した組み込み用プロセッサのアーキテクチャ
- コンパイラのメディア命令対応とその評価
- 分岐予測と条件付実行
- ジオメトリプロセサProcyon : コンパクション方式
- 多重レジスタリネーミング方式
- FGHC処理システムのメモリ使用特性と世代別ガーベジ・コレクション
- 密結合マルチプロセッサ上のKL1並列処理系の評価
- 整数系プログラムへの広域命令スケジューリシグの適用
- 表示的意味記述からのプログラミング環境の生成
- C++のためのプログラミング環境の作成
- ジョブ投入と待ち合わせの出来るジョブ制御スクリプト : オーガニックジョブコントローラの試作(OS-5 : スケジューリング)
- コンパイラによるソフトウェア・バイパス制御方式とその評価
- SPEC CINT2000(181.mcf)の縮小プログラム開発手法とその評価
- SPEC CINT2000(181.mcf)の縮小プログラム開発手法とその評価
- 3H-5 Metatoolによる選択的値予測の評価と検討
- 3H-4 トレースベースSMPシミュレータMetatoolの開発
- 投機的実行のためのデータ予測可能性
- VLIWプロセサにおけるロードモジュール圧縮手法
- 2000-HPC-82-22 プロファイルを用いた値予測命令削減手法
- Cコンパイラにおけるループ最適化の検討
- ノンブロッキング型動的負荷分散を用いた並列ガーベージコレクション方式
- ソフトウェア・バイパス制御方式を利用したレジスタ割り当て
- ジオメトリプロセサProcyon : コンパイラ
- ジオメトリプロセサProcyon : ソフトウェア・バイパス制御方式
- 2000-ARC-139-23 MT版Paratoolによるマルチスレッド実行方式の評価
- Javaクラスファイル差分更新システム
- 動的に割付け戦略を最適化するJavaメモリ管理機構
- 最適実行多重度に基づくSMTプロセッサのジョブスケジューリング方式
- 計算機システムにおける分岐予測外れパスの影響
- 高頻度実行部の抽出による大規模トレースの縮小
- リバーストレーサによる性能評価用ワークロード生成
- リバーストレーサによる性能評価用ワークロード生成
- SPEC CFP2000ベンチマークの縮小プログラム開発手法とその評価
- SPEC CFP2000ベンチマークの縮小プログラム開発手法とその評価
- オーガニックコンピューティング (特集:TRIOLE) -- (TRIOLEを支える先進技術)
- スーパスカラとLIWの性能比較
- ロード命令の先行実行とその評価
- スーパスカラプロセサにおけるリカバリー方式
- 動的なレプリカ数調節によるデータスパイク平準化
- spike領域をリアルタイムに高速ストレージに移動することが可能な階層ストレージシステムの提案
- アーキテクチャシミュレータの概要
- ジオメトリプロセサ Procyonの評価
- J.D.ウルマン 著, 都倉信樹, 萩原兼一, 和田幸一, 平山正治, 瀬尾和男 共訳, "VLSI計算の諸側面VLSI設計のための理論とアルゴリズム", 近代科学社, B5 判, 458p.,\8,800, 1990