大学における情報教育環境の整備(情報技術の新時代に向けて)
スポンサーリンク
概要
著者
関連論文
-
インタラクティブ・スーパーコンピューティング環境の実現に向けて
-
並列ボリュームレンダリング・アクセラレータVisAの開発とその予備実装(高速データ通信と実装)
-
並列ボリュームレンダリング・アクセラレータVisAの開発とその予備実装(高速データ通信と実装,FPGA応用及び一般)
-
操作の連続性を考慮した手術シミュレータの高速化手法(HPC-8 : アプリケーションII)
-
インタラクティブシミュレーションにおける遠隔操作フレームワークの実装(HPC-6 : 開発・実行環境)
-
パス情報を用いた分岐フィルタ機構(プロセッサアーキテクチャ)
-
スラック予測を用いたクラスタ型スーパースカラ・プロセッサ向け命令ステアリング(ARC-4:スケジューリング,2006年並列/分散/強調処理に関する『高知』サマー・ワークショップ(SWoPP 高知2006))
-
セル投影型並列ボリュームレンダリングのEarly Ray Terminationによる高速化(並列計算)
-
中規模コモディティクラスタ向け相互結合網Three Quadsの提案(ネットワーク,「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
-
中規模コモディティクラスタ向け相互結合網Three Quadsの提案(ネットワーク, 「ハイパフォーマンスコンピューティングとアーキテクチャの評価」に関する北海道ワークショップ(HOKKE-2006))
-
DVIによる超高速単方向リンクを用いた並列ボリュームレンダリング(FPGAとその応用及び一般)
-
並列事前実行における再利用バッファの高速化(一般セッションC 設計と実装)
-
(2)パネル討論 : アーキテクチャ研究の将来(150回研究会記念特別企画)
-
150回研究会記念特別企画(2)パネル討論 : アーキテクチャ研究の将来
-
計算機アーキテクチャ研究会第100回記念歴代主査特別講演
-
小容量RAMを用いたオペランド・バイパスの複雑さの低減手法(プロセッサアーキテクチャ)
-
グローバル分岐履歴を用いたスラック予測器(ARC-2 : プロセッサアーキテクチャII)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
-
汎用グラフィクスハードウェアを用いた並列ボリュームレンダリングの実装(ARC-4:並列処理応用と実装技術)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
-
DVIによる超高速単方向リンクを用いた並列ボリュームレンダリング(FPGAとその応用及び一般)
-
DVIによる超高速単方向リンクを用いた並列ボリュームレンダリング(FPGAとその応用及び一般)
-
DVIによる超高速単方向リンクを用いた並列ボリュームレンダリング(FPGAとその応用及び一般)
-
参照の空間局所性を最大化するボリューム・レンダリング・アルゴリズムの改良(並列処理応用)
-
フロントエンド実行によるプリロードの提案(ARC-2 : プロセッサアーキテクチャII)(2004年並列/分散/協調処理に関する『青森』サマー・ワークショップ(SWoPP青森2004) : 研究会・連続同時開催)
-
フロントエンド実行(マルチスレッド実行とプロセッサアーキテクチャ)
-
参照の空間局所性を最大化するボリューム・レンダリング・アルゴリズム(キャッシュの効率的利用)
-
リザーベーションステーションと物理レジスタ・ファイルを併用するスーパースケーラ・プロセッサ(ARC-1:プロセッサ)(2003年並列/分散/協調処理に関する『松江』サマー・ワークショップ(SWoPP松江2003))
-
行列に基づくOut-of-Orderスケジューリング方式の評価
-
直接依存行列型スケジューリングを適用したクラスタ化スーパースケーラ・プロセッサの評価
-
情報処理学会の未来に向けての若い世代からの論断
-
距離画像生成処理におけるメディアプロセッサの評価(メディアプロセッサ)
-
ステレオ画像処理を用いた曖昧再利用の評価(画像処理における再利用)
-
An EDP Study on the Optimal Pipeline Depth for Pipeline Stage Unification Adoption
-
A Dynamic Control Mechanism for Pipeline Stage Unification by Identifying Program Phases
-
Dynamic Control Mechanisms for Pipeline Stage Unification Based on Program Phase Detection
-
Dynamic Control Mechanisms for Pipeline Stage Unification Based on Program Phase Detection(集積回路技術とアーキテクチャ技術の協調・融合へ向けた,プロセッサ,並列処理,システムLSIアーキテクチャ及び一般)
-
並列ボリュームレンダリング・アクセラレータVisAの開発とその予備実装(高速データ通信と実装,FPGA応用及び一般)
-
並列ボリュームレンダリング・アクセラレータVisAの開発とその予備実装(高速データ通信と実装,FPGA応用及び一般)
-
故障に対してユーザ側の耐性を高めるデジタル家電アーキテクチャ(Inventive and Creative Architecture特別セッションII)
-
ALU Cascadingを行う動的命令スケジューラ(集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
ALU Cascadingを行う動的命令スケジューラ(低消費電力化技術(2),集積回路とアーキテクチャの協創-プロセッサ,メモリ,システムLSI及び一般-)
-
大規模ボリュームレンダリング処理における擬似透視投影法に関する考察
-
汎用GPUを用いた大規模可視化クラスタの構築
-
スーパースケーラのための高速な動的命令スケジューリング方式
-
並列ボリュームレンダリングにおける投機的描画に関する考察(ARC-8: 応用システム, 2005年並列/分散/協調処理に関する『武雄』サマー・ワークショップ(SWoPP武雄2005)-研究会・連続同時開催-)
-
スーパースケーラのための高速な命令スケジューリング方式のIPCの評価
-
日本の計算機アーキテクチャ研究の将来((2)パネル討論 : アーキテクチャ研究の将来(150回研究会記念特別企画))
-
R.M.Tomasulo : An Efficient Algorithm for Exploiting Multiple Arithmetic Units (20世紀の名著名論)
-
大学における情報教育環境の整備(情報技術の新時代に向けて)
-
特集「並列処理」の編集にあたって (並列処理)
-
数値シミュレーション過程の実時間可視化を支援するハードウェア
-
ReVolver/C40を用いた時系列ボリュームデータの実時間可視化
-
曖昧再利用によるステレオ画像処理の高速化
-
汎用CAMを用いた区間再利用プロセッサシミュレータの高速化(CPSY-3 性能評価)(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
-
2次キャッシュを用いた再利用および並列事前実行機構における高速化手法(高速化手法)
-
曖昧再利用によるMP3エンコーダの高速化手法
-
動的命令解析に基づく多重再利用および並列事前実行(アーキテクチャとシステムソフトウェア)
-
並列事前実行機構における主記憶値テストの高速化(プロセッサアーキテクチャ)
-
曖昧再利用によるステレオ画像処理の高速化
もっと見る
閉じる
スポンサーリンク