川口 博 | 神戸大学大学院
スポンサーリンク
概要
関連著者
-
川口 博
神戸大学大学院
-
吉本 雅彦
神戸大学大学院
-
吉本 雅彦
神戸大学システム情報学研究科|独立行政法人科学技術振興機構 Crest
-
吉本 雅彦
神戸大学システム情報学研究科:独立行政法人科学技術振興機構 Crest
-
川口 博子
神戸大学大学院システム情報学研究科
-
川口 博
神戸大学大学院工学研究科
-
吉本 雅彦
三菱電機株式会社システムLSI開発研究所
-
吉本 雅彦
金沢大学工学部
-
和泉 慎太郎
神戸大学大学院システム情報学研究科
-
奥村 俊介
神戸大学大学院システム情報学研究科
-
吉本 雅彦
神戸大学大学院システム情報学研究科
-
川口 博
神戸大学大学院システム情報学研究科
-
吉本 雅彦
神戸大学大学院システム情報学研究科:独立行政法人科学技術振興機構 Crest
-
奥村 俊介
神戸大学
-
吉本 雅彦
神戸大学大学院自然科学研究科
-
奥村 俊介
神戸大学システム情報学研究科
-
野口 紘希
神戸大学大学院システム情報学研究科
-
川口 博
神戸大学システム情報学研究科
-
野口 紘希
神戸大学大学院工学研究科
-
中田 洋平
神戸大学大学院システム情報学研究科
-
吉本 秀輔
神戸大学大学院
-
吉本 雅彦
神戸大学大学院システム情報学研究科:独立行政法人科学技術振興機構,CREST
-
野口 紘希
神戸大学大学院自然科学研究科
-
鄭 晋旭
神戸大学大学院システム情報学研究科
-
藤原 英弘
神戸大学大学院自然科学研究科
-
和泉 慎太郎
神戸大学大学院工学研究科
-
奥村 俊介
神戸大学大学院工学研究科
-
中田 洋平
神戸大学システム情報学研究科
-
藤原 英弘
神戸大学大学院工学研究科
-
寺田 正治
神戸大学大学院
-
梅木 洋平
神戸大学大学院
-
何 光霽
神戸大学大学院システム情報学研究科
-
宮本 優貴
神戸大学大学院システム情報学研究科
-
鈴木 利一
株式会社半導体理工学研究センター
-
宮野 信治
株式会社半導体理工学研究センター
-
竹内 隆
神戸大学大学院工学研究科
-
小西 恵大
神戸大学大学院システム情報学研究科
-
松田 隆志
神戸大学大学院工学研究科
-
高木 智也
神戸大学大学院システム情報学研究科
-
久賀田 耕史
神戸大学大学院システム情報学研究科
-
勝 康夫
株式会社日立製作所中央研究所
-
伊藤 康宏
日立製作所中央研究所
-
勝 康夫
日立製作所中央研究所
-
於保 茂
日立製作所中央研究所
-
勝 康夫
(株)日立製作所中央研究所
-
伊藤 康宏
日立製作所 中央研究所
-
於保 茂
日立製作所 中央研究所
-
太田 能
神戸大学大学院システム情報学研究科
-
菅原 隆伸
神戸大学大学院システム情報学研究科
-
藤永 剛史
神戸大学大学院システム情報学研究科
-
李 赫鍾
神戸大学大学院システム情報学研究科
-
久賀田 耕史
神戸大学
-
森脇 真一
株式会社半導体理工学研究センター
-
川澄 篤
株式会社半導体理工学研究センター
-
太田 能
神戸大学大学院
-
松田 隆志
神戸大学大学院システム情報学研究科
-
太田 能
神戸大学大学院工学部
-
太田 能
神戸大学大学院工学研究科
-
太田 能
神戸大学工学部情報知能工学科
-
李 赫鍾
神戸大学大学院工学研究科
-
小西 恵大
神戸大学大学院工学研究科
-
酒井 康晴
神戸大学大学院工学研究科
-
井口 友輔
神戸大学大学院工学研究科
-
新居 浩二
ルネサステクノロジー
-
新居 浩二
ルネサスエレクトロニクス株式会社
-
祖田 心平
神戸大学大学院システム情報学研究科神戸大学大学院システム情報学研究科
-
宮野 信治
(株)東芝セミコンダクター社
-
吉本 秀輔
神戸大学システム情報学研究科
-
新井 浩二
ルネサスエレクトロニクス株式会社
-
祖田 心平
神戸大学大学院システム情報学研究科
-
太田 能
神戸大学工学部
-
松田 隆志
独立行政法人情報通信研究機構
-
柳田 晃司
神戸大学大学院システム情報学研究科
-
鈴木 利一
(株)半導体理工学研究センター極低電力研究開発部
-
吉本 雅彦
神戸大学大学院工学研究科
-
梅木 洋平
神戸大学
-
吉本 秀輔
神戸大学大学院工学研究科
-
森田 泰弘
神戸大学
-
川澄 篤
株式会社東芝
-
新居 浩二
神戸大学大学院自然科学研究科
-
宮越 純一
神戸大学大学院自然科学研究科
-
森田 泰弘
金沢大学大学院自然科学研究科
-
川上 健太郎
神戸大学大学院自然科学研究科
-
三上 真司
金沢大学大学院自然科学研究科
-
鶴田 嵩
神戸大学大学院工学研究科
-
森田 泰弘
宇宙科学研
-
宮越 純一
神戸大学自然科学研究科
-
山口 幸介
神戸大学システム情報学研究科
-
三上 真司
神戸大学:(現)本田技術研究所
-
川上 健太郎
神戸大学
-
森田 泰弘
東京都立多摩総合医療センター外科
-
森脇 真一
(株)半導体理工学研究センター極低電力研究開発部
-
川澄 篤
(株)半導体理工学研究センター極低電力研究開発部
-
森田 泰弘
宇宙航空研究開発機構宇宙科学研究所宇宙航行システム研究系
-
山口 幸介
神戸大学大学院工学研究科
-
奥野 圭祐
神戸大学大学院システム情報学研究科
-
西野 允雅
神戸大学大学院システム情報学研究科
-
嶋井 優介
神戸大学大学院システム情報学研究科
-
吉本 雅彦
独立行政法人科学技術振興機構
-
中川 知己
神戸大学大学院工学研究科
-
山下 顕
神戸大学大学院工学研究科
-
中野 将尚
神戸大学大学院工学研究科
-
北原 佑起
神戸大学大学院工学研究科
-
木美 雄太
神戸大学大学院システム情報学研究科
-
太田 能
神戸大学大学院工学研究科情報知能学専攻
-
永田 真
神戸大学大学院システム情報学研究科
-
吉本 秀輔
神戸大学工学部
-
山口 幸介
神戸大学工学部
-
大竹 優
神戸大学大学院工学研究科
-
新居 浩二
ルネサステクノロジ
-
水野 孝祐
神戸大学工学研究科
-
利川 托
神戸大学大学院システム情報学研究科
-
澤田 卓也
神戸大学大学院システム情報学研究科
-
新居 浩二
ルネサスエレクトロニクス
-
中野 博文
ルネサスエレクトロニクス
-
河合 浩行
ルネサスエレクトロニクス
-
竹内 勇介
神戸大学大学院システム情報学研究科
-
藤原 英弘
ルネサスエレクトロニクス
-
和泉 慎太郎
神戸大学
-
吉本 雅彦
独立行政法人科学技術振興機構,CREST
-
和泉 慎太郎
神戸大学大学院システム情報学研究科神戸大学大学院システム情報学研究科
-
高木 健太
神戸大学大学院システム情報学研究科
-
水野 孝祐
神戸大学大学院システム情報学研究科
-
梅木 洋平
神戸大学大学院工学研究科
-
藪内 誠
ルネサスエレクトロニクス
-
中井 陽三郎
神戸大学大学院システム情報学研究科
-
藤井 貴英
神戸大学大学院システム情報学研究科
-
松田 薫平
神戸大学大学院システム情報学研究科
-
山下 顕
神戸大学大学院システム情報学研究科
著作論文
- 時刻同期型MACプロトコルを用いる58-μWワンチップセンサノードプロセッサ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- 低消費電力センサノードVLSIのための時刻同期型MACプロトコルの研究(センサネットワーク,アドホックネットワーク)
- しきい値電圧ばらつきを克服したDVS環境下における0.3V動作SRAMの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- B-20-10 ワイヤレスセンサネットワークのためのデータ集約を考慮した部分起動メモリの電力削減効果に関する研究(B-20.ユビキタス・センサネットワーク,一般セッション)
- カラム線制御回路を用いた0.56V動作128-kb 10T小面積SRAM(メモリ技術)
- 7T/14TディペンダブルSRAMおよびハーフセレクト回避セル配置構造(メモリ技術)
- C-12-4 7T/14TディペンダブルSRAMおよびそのセル配置構造(C-12.集積回路,一般セッション)
- チップ間ばらつき補正機能を有する基板バイアス制御を用いた0.42V動作486-kb FD-SOI SRAM(学生・若手研究会)
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- 時刻同期型MACプロトコルを用いる58-μWワンチップセンサノードプロセッサ(アナログ,アナデジ混載,RF及びセンサインタフェース回路)
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- しきい値電圧ばらつきを克服したDVS環境下における0.3V動作SRAMの開発(VLSI回路,デバイス技術(高速,低電圧,低消費電力))
- ネットワーク型マイクロホンアレイ間のデータ集約による音声信号ビームフォーミング(Digital Harmonyを支えるプロセッサとDSP,画像処理の最先端)
- システムレベル故障注入技術を用いたディペンダブルプロセッサアーキテクチャの評価・検証(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価技術(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- 非実機環境上での故障注入技術による車載システムレベル信頼性評価(テスト設計2,デザインガイア2010-VLSI設計の新しい大地-)
- しきい値ばらつき耐性を有する0.45V動作9T/18TデュアルポートSRAM(SRAM,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 故障注入技術を用いたディペンダブルSRAMを搭載するプロセッサの信頼性評価・検証(ハードウェア,ネットワーク,クラウド及び一般)
- C-12-1 0.6V動作可能なハーフセレクト耐性を向上させる差動書込み技術を用いた40-nm 8T SRAM(C-12.集積回路,一般セッション)
- 6万語彙実時間連続音声認識のための40nm,144mW音声認識専用プロセッサの開発(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- 6万語彙実時間連続音声認識のための40nm,144mW音声認識専用プロセッサの開発(高速デジタルLSI回路技術,デザインガイア2011-VLSI設計の新しい大地-)
- チップ間ばらつき及びチップ内ばらつきを抑制する基板バイアス制御回路を備えた0.42-V 576-Kb 0.15-μm FD-SOI 7T/14T SRAM(学生・若手技術者育成のための研究会)
- 低電力20相出力発振回路(学生・若手技術者育成のための研究会)
- 低電圧動作におけるマージン拡大機能を有する連想度可変キャッシュ(プロセッサ・アーキテクチャ,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
- 実時間ロボット制御のための75変数MIQP問題ソルバープロセッサ(応用,集積回路とアーキテクチャの協創〜ノーマリオフコンピューティングによる低消費電力化への挑戦〜)
- 低電圧動作におけるマージン拡大機能を有する連想度可変キャッシュ
- 実時間ロボット制御のための75変数MIQP問題ソルバープロセッサ
- 6万語彙実時間連続音声認識のための40nm, 144mW音声認識専用プロセッサの開発
- チップ間ばらつき及びチップ内ばらつきを抑制する基板バイアス制御回路を備えた0.42-V 576-Kb 0.15-μm FD-SOI 7T/14T SRAM
- 低電力20相出力発振回路
- 6万語彙実時間連続音声認識のための40nm, 144mW音声認識専用プロセッサの開発
- 低電力ディスターブ緩和技術を備えた40nm 0.5V 12.9pJ/access 8T SRAM(依頼講演,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 読出しビット線リミット機構を備えた40-nm 256-Kb サブ 10pJ/access動作8T SRAM(低電圧・高信頼SRAM,低電圧/低消費電力技術,新デバイス・回路とその応用)
- プロセスばらつきを考慮した低電圧動作混合連想度キャッシュ構造(低電圧・高信頼SRAM,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 読出しビット線リミット機構を備えた40-nm 256-Kb サブ 10pJ/access動作8T SRAM(低電圧・高信頼SRAM,低電圧/低消費電力技術,新デバイス・回路とその応用)
- プロセスばらつきを考慮した低電圧動作混合連想度キャッシュ構造(低電圧・高信頼SRAM,低電圧/低消費電力技術,新デバイス・回路とその応用)
- ウェアラブル生体情報計測システムのための瞬時心拍検出アルゴリズム(ポスターセッション)
- 強誘電体キャパシタを用いた6T4CシャドウSRAMの高性能化技術
- HOG特徴量による実時間物体検出プロセッサのFPGA実装
- 2.4倍速実時間6万語彙連続音声認識プロセッサの開発
- マルチビットアップセット耐性を有するNMOS内側レイアウトを用いた6T SRAM(メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- ゼロデータフラグを用いた低エネルギーSTT-RAMキャッシュ(メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 動作環境の動的変動を考慮した動作マージン拡大機能を有する自律制御キャッシュ(ポスターセッション,学生・若手研究会)
- ウェアラブル生体センサのための心電図解析手法(ポスターセッション,学生・若手研究会)
- 3×倍速実時間6万語彙連続音声認識のための40-nm, 54-mW音声認識専用プロセッサ(システムLSIの応用とその要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 強誘電体メモリの高速回路技術(ポスターセッション,学生・若手研究会)
- 低電力ディスターブ緩和技術を備えた40nm 0.5V 12.9pJ/access 8T SRAM
- 読出しビット線リミット機構を備えた40-nm256-Kbサブ10pJ/access動作8TSRAM
- 読出しビット線リミット機構を備えた40-nm256-Kbサブ10pJ/access動作8TSRAM
- プロセスばらつきを考慮した低電圧動作混合連想度キャッシュ構造
- プロセスばらつきを考慮した低電圧動作混合連想度キャッシュ構造