吉本 秀輔 | 神戸大学大学院
スポンサーリンク
概要
関連著者
-
川口 博
神戸大学大学院
-
吉本 雅彦
神戸大学大学院
-
吉本 秀輔
神戸大学大学院
-
奥村 俊介
神戸大学大学院システム情報学研究科
-
吉本 雅彦
三菱電機株式会社システムLSI開発研究所
-
寺田 正治
神戸大学大学院
-
奥村 俊介
神戸大学
-
吉本 雅彦
神戸大学システム情報学研究科|独立行政法人科学技術振興機構 Crest
-
奥村 俊介
神戸大学システム情報学研究科
-
川口 博子
神戸大学大学院システム情報学研究科
-
吉本 雅彦
金沢大学工学部
-
吉本 雅彦
神戸大学システム情報学研究科:独立行政法人科学技術振興機構 Crest
-
梅木 洋平
神戸大学大学院
-
鈴木 利一
株式会社半導体理工学研究センター
-
宮野 信治
株式会社半導体理工学研究センター
-
吉本 雅彦
神戸大学大学院システム情報学研究科:独立行政法人科学技術振興機構,CREST
-
森脇 真一
株式会社半導体理工学研究センター
-
川澄 篤
株式会社半導体理工学研究センター
-
川口 博
神戸大学大学院工学研究科
-
宮野 信治
(株)東芝セミコンダクター社
-
鈴木 利一
(株)半導体理工学研究センター極低電力研究開発部
-
吉本 雅彦
神戸大学大学院工学研究科
-
梅木 洋平
神戸大学
-
吉本 秀輔
神戸大学大学院工学研究科
-
川澄 篤
株式会社東芝
-
奥村 俊介
神戸大学大学院工学研究科
-
川口 博
神戸大学システム情報学研究科
-
吉本 秀輔
神戸大学システム情報学研究科
-
和泉 慎太郎
神戸大学大学院システム情報学研究科
-
柳田 晃司
神戸大学大学院システム情報学研究科
-
森脇 真一
(株)半導体理工学研究センター極低電力研究開発部
-
川澄 篤
(株)半導体理工学研究センター極低電力研究開発部
-
山口 幸介
神戸大学大学院工学研究科
-
中川 知己
神戸大学大学院工学研究科
-
北原 佑起
神戸大学大学院工学研究科
-
山口 幸介
神戸大学システム情報学研究科
-
和泉 慎太郎
神戸大学
-
梅木 洋平
神戸大学大学院工学研究科
著作論文
- C-12-1 0.6V動作可能なハーフセレクト耐性を向上させる差動書込み技術を用いた40-nm 8T SRAM(C-12.集積回路,一般セッション)
- チップ間ばらつき及びチップ内ばらつきを抑制する基板バイアス制御回路を備えた0.42-V 576-Kb 0.15-μm FD-SOI 7T/14T SRAM(学生・若手技術者育成のための研究会)
- チップ間ばらつき及びチップ内ばらつきを抑制する基板バイアス制御回路を備えた0.42-V 576-Kb 0.15-μm FD-SOI 7T/14T SRAM
- 低電力ディスターブ緩和技術を備えた40nm 0.5V 12.9pJ/access 8T SRAM(依頼講演,メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 読出しビット線リミット機構を備えた40-nm 256-Kb サブ 10pJ/access動作8T SRAM(低電圧・高信頼SRAM,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 読出しビット線リミット機構を備えた40-nm 256-Kb サブ 10pJ/access動作8T SRAM(低電圧・高信頼SRAM,低電圧/低消費電力技術,新デバイス・回路とその応用)
- 強誘電体キャパシタを用いた6T4CシャドウSRAMの高性能化技術
- マルチビットアップセット耐性を有するNMOS内側レイアウトを用いた6T SRAM(メモリ(DRAM,SRAM,フラッシュ,新規メモリ)技術)
- 強誘電体メモリの高速回路技術(ポスターセッション,学生・若手研究会)
- 低電力ディスターブ緩和技術を備えた40nm 0.5V 12.9pJ/access 8T SRAM
- 読出しビット線リミット機構を備えた40-nm256-Kbサブ10pJ/access動作8TSRAM
- 読出しビット線リミット機構を備えた40-nm256-Kbサブ10pJ/access動作8TSRAM