再構成可能デバイスMPLDのアーキテクチャ評価(FPGAアーキテクチャー, FPGA応用及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
本稿では再構成可能デバイス実現のためのアーキテクチャであるMPLDの詳細構造の評価検討を行う.MPLDは,多数の小容量メモリ間をアドレス線とデータ線の対(AD対)で実現した双方向線を用いて相互に接続した構成となっている.MPLDではこの小容量メモリをMLUTと呼び,論理を実現するLUTとして利用するほか, AD対同士をつなぐスイッチとして用いることでLUT間の配線としても利用する.そのため, MLUT当たりのAD対の数, AD対同士の接続パターンかMPLDにマッピングできる回路の規模,動作遅延に大きな影響を与える.そこで, MLUT当たりのAD対の数, AD対同士の接続パターンなどを変えた多様なMPLDアーキテクチャを仮定し,回路を構成するための特性の比較を行う.
- 2013-01-09
著者
-
谷川 一哉
広島市立大学大学院情報科学研究科情報工学専攻
-
石黒 隆
太陽誘電株式会社
-
稲木 雅人
東京工業大学理工学研究科集積システム専攻
-
弘中 哲夫
広島市立大学
-
谷川 一哉
広島市立大学大学院情報科学研究科
-
稲木 雅人
広島市立大学大学院 情報科学研究科
-
石黒 隆
太陽誘電 (株)
-
山下 智也
広島市立大学大学院情報科学研究科情報工学専攻
-
稲木 雅人
広島市立大学大学院情報科学研究科情報工学専攻
関連論文
- 再構成デバイスMPLDの高密度実装に適した構成手法(デバイスアーキテクチャ2)
- MePの拡張機能を用いた再構成型プロセッサHy-DiSCの性能評価(リコンフィギャラブルアーキテクチャ)
- ビットシリアル演算器を用いた再構成型プロセッサDS-HIEにおけるデータフロー生成の最適化手法の提案(設計手法)
- 高精度浮動小数点演算用リコンフィギャラブルアクセラレータに用いる数学関数の実装手法に関する検討(応用3)
- MIPS R3000互換命令セットを持つソフトコアプロセッサとその利用例
- 疎結合型FPGAクラスタのためのオペレーティングシステム機能の試作(システムアーキテクチャ)
- ビットシリアル演算を導入した再構成型プロセッサにおける再構成部の性能評価(デバイスアーキテクチャ,リコンフィギャラブルシステムとその応用論文)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- ポテンシャル法を用いたBGA配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
- ピン集合間の引き出し順を考慮した配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
- 時間多重化I/Oを用いたマルチFPGAシステムのための回路分割アルゴリズム
- ハイパフォーマンスコンピューティングを目指したMPLDアーキテクチャの検討(先端的コンピュータシステム技術及び一般)
- 再構成デバイスMPLDへの組み合わせ回路マッピング手法の検討(高信頼化技術・設計技術)
- 再構成デバイスとしても動作するメモリ(MPLD)の一実装例(リコンフィギャラブルアーキテクチャ1)
- 再構成デバイスとしても動作するメモリLSIの検討(設計手法,リコンフィギャラブルシステム,一般)
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- パネル討論:大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- 3L-1 マルチスレッディングに基づく並列フロアプランニング手法の開発と評価(論理・物理設計技術,学生セッション,アーキテクチャ)
- 2L-5 FPGA実装に適した離散データの多項式近似法(上流設計技術,学生セッション,アーキテクチャ)
- 4K-6 Snortルールを入力とするネットワーク侵入検知ハードウェアの開発(HPCと高速化,学生セッション,アーキテクチャ)
- ディジットシリアル浮動小数点演算器を用いた高精度FFT回路の設計検討(一般セッションC 設計と実装)
- バンク型多ポートメモリによる並列プロセッサ用キャッシュメモリの設計(新メモリ技術, メモリ応用技術, 一般)
- 高並列プロセッサのためのバンク構成レジスタファイル(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- 非数値演算を効率良く実行する統合型トレースキャッシュの評価(アーキテクチャ一般及びチップマルチプロセッサ)(デザインガイア2003 : VLSI設計の新しい大地を考える研究会)
- 非数値演算を効率良く実行する統合型トレースキャッシュの評価
- キャッシュの有効利用率を上昇させる命令キャッシュ,トレースキャッシュ統合型キャッシュの提案
- 階層型多バンクメモリを用いた多ポートキャッシュの設計
- 再構成型プロセッサDS-HIEにおける入出力データ転送機構の検討(設計手法)
- 複数FPGAを有するシステムでのOS機能の試作と評価(システムアーキテクチャ)
- ディジットシリアル演算器を導入した動的再構成型アーキテクチャDS-HIE用コンパイラの開発(設計手法)
- ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- 2H-9 データ駆動型ノイマンマシン(DDNM)におけるスケジューリング : SPECint95ベンチマークテストの試み
- 可変パイプラインを用いた低消費エネルギープロセッサの設計と評価(プロセッサ・アーキテクチャ)
- 可変パイプライン手法によるプロトタイプ低消費エネルギープロセッサの設計(CPSY-5 マイクロアーキテクチャ)(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- パネル討論 : 大学および企業における設計者教育 : 大学が目指す教育, 企業が望む教育
- 多倍長浮動小数点演算アクセラレータHP-DSFPの開発と評価(計算機システム)
- リコンフィギャラブルシステム用OS「RC-OS」のアプリケーションを用いた性能評価(開発環境,FPGA応用及び一般)
- リコンフィギャラブルシステム用OS「RC-OS」のアプリケーションを用いた性能評価(開発環境,FPGA応用及び一般)
- リコンフィギャラブルシステム用OS「RC-OS」のアプリケーションを用いた性能評価(開発環境,FPGA応用及び一般)
- IP開発ツール設計に於けるシステム設計から機器開発での問題点と対策
- 閉そく網を用いたオンチップバンク型多ポートメモリの検討と回路規模評価(VLSI設計技術とCAD)
- オンチップマルチプロセッサ用共有キャッシュの実現方式の検討とその性能面積評価(VLSIシステム)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 閉塞網を用いたバンクベース多ポートメモリの構成と回路規模評価(信号解析,アルゴリズム,回路設計)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- 高精度な科学技術計算エンジン向きディジットシリアル浮動小数点演算器(リコンフィギャラブルアーキテクチャ)
- 量指定子による文字列の繰り返しに対応した正規表現マッチング専用ハードウェア(アプリケーション2,FPGA応用及び一般)
- 量指定子による文字列の繰り返しに対応した正規表現マッチング専用ハードウェア(アプリケーション2,FPGA応用及び一般)
- 多倍長浮動小数点用リコンフィギャラブルアクセラレータHP-DSFPのアプリケーション評価(数値計算)
- RSA暗号を高速化する再構成型プロセッサの検討(カスタムプロセッシング)
- 論理・配線資源を共用するMPLDのためのセルの過剰接近を抑えるレイアウト手法(ツール)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- 時間多重I/Oを考慮した回路分割手法(FPGA実装設計,FPGA応用及び一般)
- K出力可能な閉そく網と非閉そく網を階層的に用いたバンク型マルチポートメモリの構成と評価(VLSI設計技術とCAD)
- 統合型トレースキャッシュにおける分岐予測器のシミュレーション評価(一般セッションF Funny Architecture II)
- MPLDアーキテクチャのための配置配線支援ツール(ツール)
- 粗粒度再構成型PARSアーキテクチャのためのコンパイラ
- ディジットシリアル演算を導入した再構成型アーキテクチャの性能評価(リコンフィギャラブルシステム2,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- ディジットシリアル演算器を用いたFIRフィルタの設計と初期評価(回路方式,デザインガイア2007-VLSI設計の新しい大地を考える研究会-)
- DS-HIEアーキテクチャにおける配線構造の検討(リコンフィギャラブルアーキテクチャ1)
- ディジット幅変換機能付きメモリの提案とその応用(リコンフィギャラブルアーキテクチャ1)
- 量指定子による文字列の繰り返しに対応した正規表現マッチング専用ハードウェア(アプリケーション2,FPGA応用及び一般)
- 動的再構成型アーキテクチャ同士の比較を狙ったベンチマークの開発(リコンフィギャラブルアーキテクチャII,デザインガイア2006-VLSI設計の新しい大地を考える研究会)
- C-6 再構成型アーキテクチャPARSにおけるプログラムのマッピング : 条件判断を伴うプログラムのマッピング(LSI設計,C.アーキテクチャ・ハードウェア)
- PARSアーキテクチャの詳細設計に関する一考察
- PARSプログラミングモデルとPARSアーキテクチャの提案
- ポテンシャル法を用いたBGA配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
- ピン集合間の引き出し順を考慮した配線手法(配置配線,システムオンシリコン設計技術並びにこれを活用したVLSI)
- A-3-1 近接度に着目した入出力ピン配置アルゴリズム
- 回路遅延を考慮した最小カット法に基づく回路分割アルゴリズム
- 回路遅延を考慮した最小カット法に基づく回路分割アルゴリズム
- 再構成型PARSアーキテクチャのための下流系コンパイラによる配置配線処理を考慮したコードスケジューリング(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- マルチFPGA実装における時間多重化I/O割り当て最適化手法(信号処理,LSI,及び一般)
- 再構成型PARSアーキテクチャのための下流系コンパイラによる配置配線処理(設計手法とシステムソフトウェア)
- バイナリ互換性を持つ粗粒度再構成型アーキテクチャの提案
- スーパスカラ向けマルチバンクレジスタファイルの詳細設計(CPSY-5 マイクロアーキテクチャ)(2004年並列/分散/協調処理に関する「青森」サマーワークショップ(SWoPP青森2004))
- 多倍長浮動小数点演算アクセラレータHP-DSFPの開発と評価
- MEMSエレクトレット・コンデンサ・マイクロホンによる脈波測定 (特集 医療・ヘルスケアにおける工学技術の新展開)
- 標準CMOSロジックプロセスで実現する不揮発性化した再構成デバイスの検討(デバイスアーキテクチャ)
- 再構成可能デバイスMPLD^の配置設計におけるネット単位ムーブ手法の検討と評価(再構成回路,物理設計及び一般)
- MEMS-ECMによる多チャンネル脈波計測の検討
- MEMSエレクトレット・コンデンサ・マイクロホンによる脈波測定
- パターン非依存正規表現マッチングエンジンに対する先読み演算の実現(回路/システム設計,システムオンシリコンを支える設計技術)
- 近似正規表現マッチングアルゴリズムのGPGPU実装およびFPGA実装と比較(再構成回路,システムオンシリコンを支える設計技術)
- RC-006 ネットワーク侵入検知のためのパターン非依存NFAとシストリックアルゴリズムを組み合わせた正規表現マッチングエンジン(リコンフィギャラブルシステムと応用,C分野:ハードウェア・アーキテクチャ)
- プログラマブル論理デバイスを対象とした配置配線問題の整数計画法に基づく定式化(最適化,デザインガイア2012-VLSI設計の新しい大地-)
- プログラマブル論理デバイスを対象とした配置配線問題の整数計画法に基づく定式化(最適化,デザインガイア2012-VLSI設計の新しい大地-)
- 大規模グラフの最大クリーク問題に対する部分再構成可能FPGAを用いたハードウェア解法(リコンフィギャラブル応用,デザインガイア2012-VLSI設計の新しい大地-)
- モータ蛋白の電気的特性に関する基礎研究
- シストリックアルゴリズムとNFAに基づくパターン非依存正規表現マッチングハードウェア(計算機システム,システム開発論文)
- 再構成可能デバイスMPLDのアーキテクチャ評価(FPGAアーキテクチャー, FPGA応用及び一般)
- 再構成可能デバイスMPLDのアーキテクチャ評価(FPGAアーキテクチャー, FPGA応用及び一般)
- 再構成可能デバイスMPLDのアーキテクチャ評価(FPGAアーキテクチャー, FPGA応用及び一般)
- マルチコアプロセッサのための配線領域共有並列概略配線手法(配線設計,システムオンシリコンを支える設計技術)
- ECC技術を用いたディペンダブル細粒度再構成型デバイスの提案(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)
- 相変化物質を用いた不揮発性再構成型デバイス開発プラットフォーム(リコンフィギャラプルアーキテクチャ(1),リコンフィギャラブルシステム,一般)