非同期単精度浮動小数点除算器の方式検討とFPGA実装(算術演算回路,システム設計及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
ディジタルシステムの開発において単相同期式設計が普及しているが,クロック周波数に応じてレジスタ間の組み合わせ回路段数を最適化しなければ十分に性能を発揮することができないため,クロック周波数が異なるシステム間での設計資産の流用は困難であった.本稿では,各々のモジュールがそれぞれ最高の速度で動作可能な非同期式システムに注目し,これをIEEE754準拠単精度浮動小数点除算器に適用することを提案する。提案する除算器は,減算シフトの反復で仮数部の除算を行うモジュールをグローバルクロックと独立なローカルクロックで動作させ,前後の正規化や丸めのモジュールとは非同期のインターフェースで接続しようというものであり,(1)特定のターゲットテクノロジに対し単一の設計資産で任意のグローバルクロック周波数のシステムに対応可能(2)ローカルクロック周波数の最適化による面積効率や電力効率の改善,などが期待される.また本稿では,提案非同期回路をXilinx社のFPGA向けに設計,評価した結果も報告する.
- 社団法人電子情報通信学会の論文
- 2007-05-04
著者
-
中村 行宏
立命館大学 総合理工学研究機構
-
越智 裕之
京都大学大学院情報学研究科
-
神山 真一
京都大学大学院情報学研究科通信情報システム専攻
-
中村 行宏
京都大学 大学院 情報学研究科 通信情報システム専攻
-
廣本 正之
京都大学大学院情報学研究科通信情報システム専攻
-
高橋 温子
京都大学大学院情報学研究科通信情報システム専攻
-
越智 裕之
京都大学大学院 情報学研究科 通信情報システム専攻
関連論文
- シングルタイルJPEG2000コーデックのシステム構成
- バス帯域を考慮したHD PhotoにおけるPhoto Core Transformのハードウェアアーキテクチャ(スマートパーソナルシステム,一般)
- リングオシレータによるしきい値簡易推定の温度依存性の検討 (VLSI設計技術)
- 異種ネットワーク環境でのP2Pストリーミング(プロトコル, ブロードバンド・ユビキタス・ネットワークとその応用)
- セルアレイ型自己再構成デバイスの設計検討のためのシミュレーション環境 (リコンフィギャラブルとキャッシュ最適化)
- Peer-to-Peer技術を用いた情報家電制御システムの設計と実装(「モバイルNWとインターネット/家電NWはどう融合するか?」【標準化(DLNA等), モバイルNW, 家電NW, 情報家電, 及び一般】)
- 演算粒度評価環境の構築と自己再構成デバイスアーキテクチャ検討(デバイスアーキテクチャI)
- A-1-23 動的再構成可能デバイスにおける自律修復セルの設計(A-1.回路とシステム,基礎・境界)
- 自己再構成デバイスの粒度検討のためのプラットフォーム構築(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討
- モバイルP2PネットワークにおけるAV機器制御システムの検討
- P2Pストリーミングプロトコルに関する検討
- PCA-Chip2におけるデータ駆動型回路設計手法(FPGAとその応用及び一般)
- 立体音響処理における音像位置の補間手法とその評価(非線形回路とシステム,及び一般)
- A-4-3 三次元音像定位処理における定位点間の音声補間法
- 多段粒子フィルタを用いた物体認識の並列実装(スマートパーソナルシステム,一般)
- 実時間歩行者認識に向けたHOG特徴抽出のハードウェア実装(スマートパーソナルシステム,一般)
- 5ZC-9 立体音響処理のARMプロセッサ上での実時間実装(モバイル,学生セッション,インターフェース)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- JPEG2000マルチシンボル算術復号器(スマートパーソナルシステム,一般)
- 可変ウィンドウ手法に基づく高精度ステレオマッチングプロセッサ
- 非同期単精度浮動小数点除算器の方式検討とFPGA実装(システム設計及び一般)
- 非同期単精度浮動小数点除算器の方式検討とFPGA実装(算術演算回路,システム設計及び一般)
- A-17-5 ブースティングを用いた遠赤外画像における歩行者検出(A-17.ITS,一般講演)
- ハーフトーン処理を用いた高階調JPEG符号化とその最適化に関する検討(スマートパーソナルシステム,一般)
- 距離変換画像による尤度推定を利用したスケルトンモデルに基づく歩行者トラッキング手法(スマートパーソナルシステム,一般)
- セルアレイ型自己再構成アーキテクチャ評価検討のためのコンパイラ(リコンフィギャラブルシステム,一般)
- A-6-12 シーンチェンジを利用したMotion JPEG2000高画質レート制御手法(A-6.情報理論,基礎・境界)
- A-1-22 JPEG2000エントロピ符号器におけるSRAMの構成方法(A-1.回路とシステム,基礎・境界)
- PCA-Chip2におけるデータ駆動型回路設計手法(FPGAとその応用及び一般)
- PCA-Chip2におけるデータ駆動型回路設計手法(FPGAとその応用及び一般)
- 立体音響処理における音像位置の補間手法とその評価(非線形回路とシステム,及び一般)
- プラスティックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理,LSI,及び一般)
- プラステイックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理, LSI, 及び一般)
- プラステイックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理, LSI, 及び一般)
- A-1-29 自己再構成可能論理デバイスにおける適応的負荷分散モデル
- BDDサイズに着目したPCA-Chip2のための変数順序決定手法
- BDDサイズに着目したPCA-Chip2のための変数順序決定手法
- メディアストリーミングにおける高速移動通信網に適した動的符号化レート制御手法
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法(ディペンダブル設計,システム設計及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 物体認識における実行時学習のハードウェア実装(スマートパーソナルシステム,一般)
- A-4-27 コンフィギュラブルプロセッサを用いたJPEG2000符号器の設計
- A-4-11 組込み向けJPEG2000適応型レート制御方式
- A-4-39 JPEG2000スケーラブル符方化器の構成法
- 微細テクノロジ向けDRCルールファイルからの設計規則抽出とその可視化(レイアウト設計検証, システムLSIの設計技術と設計自動化)
- リングオシレータによるしきい値簡易推定の温度依存性の検討(ディペンダブル設計,物理設計及び一般)
- プラスティックセルアーキテクチャへのアレイ型論理マッピング手法
- プラスティックセルアーキテクチャへのアレイ型論理マッピング手法
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- BDDサイズに着目したPCA-Chip2のための変数順序決定手法
- LUTアレイ型PLDの設計と試作
- LUTアレイ型PLDの設計と試作
- LUTアレイ型PLDの設計と試作
- A-3-18 LUTアレイ型PLDの設計と試作
- SA-1-4 PCA-Chip2におけるパイプライン通信機構の多チャネル化
- C-12-26 プラスティックセルアーキテクチャにおける可変論理部の粒度検討
- プラスティックセルアーキテクチャへの回路実装密度に関する一考察
- プラスティックセルアーキテクチャへの回路実装密度に関する一考察
- プラスチィックセルアーキテクチャへの回路実装密度に関する一考察
- C/C++言語によるIEEE1394協調検証環境の構築とリンク層LSI設計
- C/C++言語によるIEEE1394協調検証環境の構築とリンク層LSI設計
- C/C++言語によるIEEE1394協調検証環境の構築とリンク層LSI設計
- 誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法
- A-3-21 IEEE1394リンク層LSIの設計およびシステムレベルシミュレーション環境の構築
- プラスティックセルアーキテクチャへのアレイ型論理マッピング手法
- C-12-18 EM法によるMOSデバイス界面状態数の自動推定(デジタル集積回路,C-12.集積回路,一般セッション)
- A-3-10 ヤコビ法を用いた電源回路網解析のGPU実装(A-3.VLSI設計技術,一般セッション)
- 複雑な信号処理を伴う制御アプリケーションを容易に実現するためのプラットフォームの試作(スマートパーソナルシステム,一般)
- 回路の最小動作電圧改善とその予測精度向上の一検討
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- クリロフ部分空間法を用いた電源回路網解析のGPU実装による高速化
- ブロック反復法による電源回路網解析の高速化(配置配線,デザインガイア2011-VLSI設計の新しい大地-)
- ブロック反復法による電源回路網解析の高速化(配置配線,デザインガイア2011-VLSI設計の新しい大地-)
- チップ試作による最小動作電圧予測手法の評価 (集積回路)
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析
- エネルギー最小化と動作保証を考慮したサブスレッショルド回路の設計指針の検討 (低消費電力設計)
- ブロック反復法による電源回路網解析の高速化
- 多段粒子フィルタを用いた物体認識の並列実装
- バス帯域を考慮したHD Photo における Photo Core Transform のハードウェアアーキテクチャ
- チップ試作による最小動作電圧予測手法の評価(ディジタル回路1)
- A-4-12 TV最適化を用いた可変レート圧縮センシング(A-4.信号処理,一般セッション)
- 低電源電圧におけるフリップフロップの故障モードの解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)