クリロフ部分空間法を用いた電源回路網解析のGPU実装による高速化
スポンサーリンク
概要
- 論文の詳細を見る
- 2012-07-30
著者
-
越智 裕之
京都大学大学院情報学研究科
-
筒井 弘
大阪大学大学院情報科学研究科情報システム工学専攻
-
越智 裕之
京都大学大学院 情報学研究科 通信情報システム専攻
-
森下 拓海
京都大学大学院情報学研究科通信情報システム専攻
関連論文
- シングルタイルJPEG2000コーデックのシステム構成
- バス帯域を考慮したHD PhotoにおけるPhoto Core Transformのハードウェアアーキテクチャ(スマートパーソナルシステム,一般)
- リングオシレータによるしきい値簡易推定の温度依存性の検討 (VLSI設計技術)
- DCT領域Distributed Video Codingにおける尤度推定手法(ITS画像処理,映像メディア及び一般)
- DCT領域Distributed Video Codingにおける尤度推定手法(符号化,ITS画像処理,映像メディア及び一般)
- セルアレイ型自己再構成デバイスの設計検討のためのシミュレーション環境 (リコンフィギャラブルとキャッシュ最適化)
- Peer-to-Peer技術を用いた情報家電制御システムの設計と実装(「モバイルNWとインターネット/家電NWはどう融合するか?」【標準化(DLNA等), モバイルNW, 家電NW, 情報家電, 及び一般】)
- 演算粒度評価環境の構築と自己再構成デバイスアーキテクチャ検討(デバイスアーキテクチャI)
- A-1-23 動的再構成可能デバイスにおける自律修復セルの設計(A-1.回路とシステム,基礎・境界)
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- AK-2-3 古いフィルム映像を模擬した劣化動画像の符号化手法(AK-2.若手研究者のための映像圧縮コンテスト,ソサイエティ企画)
- 5ZC-9 立体音響処理のARMプロセッサ上での実時間実装(モバイル,学生セッション,インターフェース)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- JPEG2000マルチシンボル算術復号器(スマートパーソナルシステム,一般)
- 可変ウィンドウ手法に基づく高精度ステレオマッチングプロセッサ
- 非同期単精度浮動小数点除算器の方式検討とFPGA実装(システム設計及び一般)
- 非同期単精度浮動小数点除算器の方式検討とFPGA実装(算術演算回路,システム設計及び一般)
- A-17-5 ブースティングを用いた遠赤外画像における歩行者検出(A-17.ITS,一般講演)
- ハーフトーン処理を用いた高階調JPEG符号化とその最適化に関する検討(スマートパーソナルシステム,一般)
- 距離変換画像による尤度推定を利用したスケルトンモデルに基づく歩行者トラッキング手法(スマートパーソナルシステム,一般)
- セルアレイ型自己再構成アーキテクチャ評価検討のためのコンパイラ(リコンフィギャラブルシステム,一般)
- A-6-12 シーンチェンジを利用したMotion JPEG2000高画質レート制御手法(A-6.情報理論,基礎・境界)
- DCT領域Distributed Video Codingにおける尤度推定手法(符号化,ITS画像処理,映像メディア及び一般)
- A-1-22 JPEG2000エントロピ符号器におけるSRAMの構成方法(A-1.回路とシステム,基礎・境界)
- 家庭用ビデオカメラにおける動画像のノイズ評価(スマートパーソナルシステム,一般)
- インペインティングに基づく実時間デインタレース処理のハードウェアアーキテクチャ(スマートパーソナルシステム,一般)
- メディアストリーミングにおける高速移動通信網に適した動的符号化レート制御手法
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法(ディペンダブル設計,システム設計及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 物体認識における実行時学習のハードウェア実装(スマートパーソナルシステム,一般)
- 可変ウィンドウステレオマッチングプロセッサのアーキテクチャ (映像信号処理)
- A-20-14 特徴点追跡を用いた動き補償フレーム補間手法(A-20. スマートインフォメディアシステム,一般セッション)
- A-4-27 コンフィギュラブルプロセッサを用いたJPEG2000符号器の設計
- A-4-11 組込み向けJPEG2000適応型レート制御方式
- A-4-39 JPEG2000スケーラブル符方化器の構成法
- 微細テクノロジ向けDRCルールファイルからの設計規則抽出とその可視化(レイアウト設計検証, システムLSIの設計技術と設計自動化)
- リングオシレータによるしきい値簡易推定の温度依存性の検討(ディペンダブル設計,物理設計及び一般)
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- LUTアレイ型PLDの設計と試作
- LUTアレイ型PLDの設計と試作
- LUTアレイ型PLDの設計と試作
- 誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法
- C-12-18 EM法によるMOSデバイス界面状態数の自動推定(デジタル集積回路,C-12.集積回路,一般セッション)
- A-3-10 ヤコビ法を用いた電源回路網解析のGPU実装(A-3.VLSI設計技術,一般セッション)
- Retinex階調補正におけるハロー効果の抑制に関する検討(スマートパーソナルシステム,一般)
- インペインテイングに基づくデインタレースの画質特性評価(スマートパーソナルシステム,一般)
- 動き検出履歴とコスト最適化に基づくデインタレース手法に関する検討 (スマートインフォメディアシステム)
- ブロック反復法による電源回路網解析の高速化 (VLSI設計技術)
- ブロック反復法による電源回路網解析の高速化 (ディペンダブルコンピューティング)
- 回路の最小動作電圧改善とその予測精度向上の一検討
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- クリロフ部分空間法を用いた電源回路網解析のGPU実装による高速化
- ブロック反復法による電源回路網解析の高速化(配置配線,デザインガイア2011-VLSI設計の新しい大地-)
- ブロック反復法による電源回路網解析の高速化(配置配線,デザインガイア2011-VLSI設計の新しい大地-)
- チップ試作による最小動作電圧予測手法の評価 (集積回路)
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析
- エネルギー最小化と動作保証を考慮したサブスレッショルド回路の設計指針の検討 (低消費電力設計)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討
- ブロック反復法による電源回路網解析の高速化
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討
- ブロック反復法による電源回路網解析の高速化
- バス帯域を考慮したHD Photo における Photo Core Transform のハードウェアアーキテクチャ
- チップ試作による最小動作電圧予測手法の評価(ディジタル回路1)
- A-3-1 ランダムウォーク線形回路解析のスレッド並列化における電圧源化排他制御の検討(A-3.VLSI設計技術)
- C-12-7 回路構造の異なるラッチの消費エネルギーの比較(C-12.集積回路)