誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法
スポンサーリンク
概要
- 論文の詳細を見る
- 2010-05-12
著者
-
越智 裕之
京都大学大学院情報学研究科
-
今川 隆司
京都大学大学院情報学研究科
-
廣本 正之
京都大学大学院情報学研究科通信情報システム専攻
-
湯浅 洋史
京都大学大学院情報学研究科通信情報システム専攻
-
佐藤 高史
京都大学大学院情報学研究科通信情報システム専攻
-
今川 隆司
京都大学大学院情報学研究科通信情報システム専攻
関連論文
- メモリ回路を用いた回路分割型回路シミュレーション方式の評価
- バス帯域を考慮したHD PhotoにおけるPhoto Core Transformのハードウェアアーキテクチャ(スマートパーソナルシステム,一般)
- リングオシレータによるしきい値簡易推定の温度依存性の検討 (VLSI設計技術)
- セルアレイ型自己再構成デバイスの設計検討のためのシミュレーション環境 (リコンフィギャラブルとキャッシュ最適化)
- Peer-to-Peer技術を用いた情報家電制御システムの設計と実装(「モバイルNWとインターネット/家電NWはどう融合するか?」【標準化(DLNA等), モバイルNW, 家電NW, 情報家電, 及び一般】)
- 演算粒度評価環境の構築と自己再構成デバイスアーキテクチャ検討(デバイスアーキテクチャI)
- A-1-23 動的再構成可能デバイスにおける自律修復セルの設計(A-1.回路とシステム,基礎・境界)
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- AS-2-4 階層探索によるFull HD対応H.264小面積動き検出回路の開発(AS-2.ディジタル信号処理システムの実装技術,シンポジウムセッション)
- 5ZC-9 立体音響処理のARMプロセッサ上での実時間実装(モバイル,学生セッション,インターフェース)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- プロセッサモードを組み込んだALUベース動的再構成デバイス(動的再構成技術とその応用,FPGA応用及び一般)
- 非同期単精度浮動小数点除算器の方式検討とFPGA実装(システム設計及び一般)
- 非同期単精度浮動小数点除算器の方式検討とFPGA実装(算術演算回路,システム設計及び一般)
- A-17-5 ブースティングを用いた遠赤外画像における歩行者検出(A-17.ITS,一般講演)
- セルアレイ型自己再構成アーキテクチャ評価検討のためのコンパイラ(リコンフィギャラブルシステム,一般)
- A-6-12 シーンチェンジを利用したMotion JPEG2000高画質レート制御手法(A-6.情報理論,基礎・境界)
- A-1-22 JPEG2000エントロピ符号器におけるSRAMの構成方法(A-1.回路とシステム,基礎・境界)
- メディアストリーミングにおける高速移動通信網に適した動的符号化レート制御手法
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法(ディペンダブル設計,システム設計及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 非同期式設計によるFPGA向けIEEE754準拠単精度浮動小数点除算器(モデル・回路,組込技術とネットワークに関するワークショップETNET2008)
- 物体認識における実行時学習のハードウェア実装(スマートパーソナルシステム,一般)
- 微細テクノロジ向けDRCルールファイルからの設計規則抽出とその可視化(レイアウト設計検証, システムLSIの設計技術と設計自動化)
- リングオシレータによるしきい値簡易推定の温度依存性の検討(ディペンダブル設計,物理設計及び一般)
- SRAM回路の構造的対称性を考慮した2段階学習型重点的サンプリング(物理設計,システム設計及び一般)
- 超球の一部を用いた歩留り推定における不良領域の効率的探索手法(製造性考慮設計,システムオンシリコンを支える設計技術)
- 重点的サンプリングにおける平均値移動量の決定手法とそのSRAM歩留り解析への適用
- BI-2-5 LSI等価回路モデル評価に向けたオンチップ電源電圧の測定手法(BI-2.EMC設計のためのLSIマクロモデリング,依頼シンポジウム,ソサイエティ企画)
- 混合正規分布による重点的サンプリングの高次元ばらつき解析への適用
- 混合正規分布による重点的サンプリングの高次元ばらつき解析への適用
- 誤り伝播に着目した粗粒度再構成可能アーキテクチャ向け部分的三重化手法
- C-12-18 EM法によるMOSデバイス界面状態数の自動推定(デジタル集積回路,C-12.集積回路,一般セッション)
- A-3-10 ヤコビ法を用いた電源回路網解析のGPU実装(A-3.VLSI設計技術,一般セッション)
- 回路の最小動作電圧改善とその予測精度向上の一検討
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ゼロ分散推定重点的サンプリングを用いたランダムウォークによる線形回路の過渡解析(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- ランダムテレグラフノイズモデル化のためのパラメータ推定法の検討(回路解析,デザインガイア2011-VLSI設計の新しい大地-)
- クリロフ部分空間法を用いた電源回路網解析のGPU実装による高速化
- ブロック反復法による電源回路網解析の高速化(配置配線,デザインガイア2011-VLSI設計の新しい大地-)
- ブロック反復法による電源回路網解析の高速化(配置配線,デザインガイア2011-VLSI設計の新しい大地-)
- チップ試作による最小動作電圧予測手法の評価 (集積回路)
- エネルギー最小化と動作保証を考慮したサブスレッショルド回路の設計指針の検討 (低消費電力設計)
- ブロック反復法による電源回路網解析の高速化
- 動的部分再構成による故障回避に関する一考察(高信頼性と画像認識,デザインガイア2012-VLSI設計の新しい大地-)
- チップ試作による最小動作電圧予測手法の評価(ディジタル回路1)
- A-3-1 ランダムウォーク線形回路解析のスレッド並列化における電圧源化排他制御の検討(A-3.VLSI設計技術)
- A-4-12 TV最適化を用いた可変レート圧縮センシング(A-4.信号処理,一般セッション)
- 動作合成に対応した信頼性可変混合粒度再構成可能アーキテクチャの検討(リコンフィギャラブルアーキテクチャ/デバイス,リコンフィギャラブルシステム,一般)
- 低電源電圧におけるフリップフロップの故障モードの解析(アナログ,アナデジ混載,RF及びセンサインタフェース回路)