プラステイックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理, LSI, 及び一般)
スポンサーリンク
概要
- 論文の詳細を見る
ハードウェアの柔軟な再構成に基づく計算機構として,PCA(Plastic Cell Architecture)が提案されている.我々はPCAを実現するためのデバイスとしてPCA-Chip2を試作し,またPCA-Chip2上に所望の処理を実現するための設計環境やPCAの応用についても研究開発をすすめている.本研究では,PCA-Chip2上に所望の処理を実現する際に必要となる条件分岐やループなどのデータフロー制御について,処理の表現方法およびその実装に必要な要素回路を提案する. PGAの持つパイプライン通信路のハンドシェイク機構を活用した待合わせにより,データの到着タイミングに依存しないデータ駆動型モデルを提案する.さらに,モデルを実現するための基本回路を設計し,動作確認を行った.
- 社団法人電子情報通信学会の論文
- 2003-06-20
著者
-
泉 知論
立命館大学
-
越智 直紀
京都大学大学院 情報学研究科 通信情報システム専攻
-
中村 行宏
京都大学 大学院 情報学研究科 通信情報システム専攻
-
湯浅 隆史
京都大学大学院情報学研究科
-
泉 知論
京都大学情報学研究科
-
尾上 孝雄
京都大学情報学研究科
-
湯浅 隆史
京都大学情報学研究科通信情報システム専攻
-
曽我 祐紀
京都大学情報学研究科通信情報システム専攻
-
越智 直紀
京都大学情報学研究科通信情報システム専攻
-
曽我 祐紀
京都大学情報学研究科通信情報システム専攻:(現)松下電器産業株式会社
-
泉 知論
京都大学 大学院 情報学研究科 通信情報システム専攻
関連論文
- シングルタイルJPEG2000コーデックのシステム構成
- プログラマブルロジックePLXを用いたネットワークセキュリティ回路の実装評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- バス帯域を考慮したHD PhotoにおけるPhoto Core Transformのハードウェアアーキテクチャ(スマートパーソナルシステム,一般)
- 異種ネットワーク環境でのP2Pストリーミング(プロトコル, ブロードバンド・ユビキタス・ネットワークとその応用)
- セルアレイ型自己再構成デバイスの設計検討のためのシミュレーション環境 (リコンフィギャラブルとキャッシュ最適化)
- Peer-to-Peer技術を用いた情報家電制御システムの設計と実装(「モバイルNWとインターネット/家電NWはどう融合するか?」【標準化(DLNA等), モバイルNW, 家電NW, 情報家電, 及び一般】)
- 演算粒度評価環境の構築と自己再構成デバイスアーキテクチャ検討(デバイスアーキテクチャI)
- A-1-23 動的再構成可能デバイスにおける自律修復セルの設計(A-1.回路とシステム,基礎・境界)
- 自己再構成デバイスの粒度検討のためのプラットフォーム構築(デバイスアーキテクチャI, リコンフィギャラブルシステム, 一般)
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討
- モバイルP2PネットワークにおけるAV機器制御システムの検討
- P2Pストリーミングプロトコルに関する検討
- PCA-Chip2におけるデータ駆動型回路設計手法(FPGAとその応用及び一般)
- 立体音響処理における音像位置の補間手法とその評価(非線形回路とシステム,及び一般)
- A-4-3 三次元音像定位処理における定位点間の音声補間法
- 5ZC-9 立体音響処理のARMプロセッサ上での実時間実装(モバイル,学生セッション,インターフェース)
- PCA-Chip2におけるデータ駆動型回路設計手法(FPGAとその応用及び一般)
- PCA-Chip2におけるデータ駆動型回路設計手法(FPGAとその応用及び一般)
- 立体音響処理における音像位置の補間手法とその評価(非線形回路とシステム,及び一般)
- プラスティックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理,LSI,及び一般)
- プラステイックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理, LSI, 及び一般)
- プラステイックセルアーキテクチャにおけるハンドシェイク通信路を用いた制御論理モデルとその設計(信号処理, LSI, 及び一般)
- A-1-29 自己再構成可能論理デバイスにおける適応的負荷分散モデル
- BDDサイズに着目したPCA-Chip2のための変数順序決定手法
- BDDサイズに着目したPCA-Chip2のための変数順序決定手法
- プログラマブルロジックePLXを用いたネットワークセキュリティ回路の実装評価(システムオンシリコン設計技術並びにこれを活用したVLSI)
- プログラマブルロジックePLXの自動マッピングツールの開発とローカルアーキテクチャ検討(リコンフィギャラブルシステム1,デザインガイア2007-VLSI設計の新しい大地を考える研究会)
- SoC埋め込み型プログラマブルロジックePLX向け自動配線ツールの検討(リコンフィギャラブルデバイス,リコンフィギャラブルシステム,一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- SoC埋め込み型プログラマブルロジックePLXの設計アーキテクチャの検討と回路マッピングの評価(FPGAとその応用及び一般)
- C-12-9 リコンフィギャラブルシステムに適したAES暗号回路の設計(C-12.集積回路B(ディジタル),一般講演)
- 情報家電ネットワークと携帯端末ネットワークをつなぐP2P動画配信システムの構築
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 動的再構成可能デバイスの耐故障化に関する検討(アーキテクチャ, FRGAとその応用及び一般)
- 仕様記述言語SpecCによるサイクル精度記述の一試行
- 仕様記述言語SpecCによるサイクル精度記述の一試行
- 仕様記述言語SpecCによるサイクル精度記述の一試行
- 仕様記述言語SpecCによるサイクル精度記述の一試行
- A-4-27 コンフィギュラブルプロセッサを用いたJPEG2000符号器の設計
- A-4-11 組込み向けJPEG2000適応型レート制御方式
- A-4-39 JPEG2000スケーラブル符方化器の構成法
- CI-OFDM (Carrier Interferometry Orthogonal Frequency Division Multiplex)方式を用いた高速衛星通信システムの検討(衛星通信システムと衛星搭載機器及び一般)
- マイクロ体内ロボットの中枢となる組込みシステムの開発(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- マイクロ体内ロボットの中枢となる組込みシステムの開発(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- マイクロ体内ロボットの中枢となる組込みシステムの開発(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- マイクロ体内ロボットの中枢となる組込みシステムの開発(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- C-12-4 マイクロ体内ロボット用の低消費電力マイクロプロセッサの開発(C-12.集積回路B(ディジタル),一般講演)
- マイクロ体内ロボット向け通信モジュールの構成と設計(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- マイクロ体内ロボット向け通信モジュールの構成と設計(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- マイクロ体内ロボット向け通信モジュールの構成と設計(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- マイクロ体内ロボット向け通信モジュールの構成と設計(システムLSIの応用と要素技術,専用プロセッサ,プロセッサ,DSP,画像処理技術,及び一般)
- 高速CI-OFDM無線通信システムのための検証評価環境の構築(リコンフィギャラブルシステム,一般)
- 高速CI-OFDM無線受信器のためのディジタル同期モジュールのFPGA実装(リコンフィギャラブルシステム,一般)
- 高速CI-OFDM無線通信システムのための変復調モジュールのFPGA実装(リコンフィギャラブルシステム,一般)
- 200Mbps CI-OFDM無線通信システムのFPGAによる試作(リコンフィギャラブルシステム,一般)
- 180Mbps CIOFDM衛星通信システムのハードウェア試作(衛星通信システムと衛星搭載機器及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- ハードウエア動作モデルからの電力・性能推定に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- C言語からの高位合成を用いたハードウェア最適化に関する一検討(プロセッサ, DSP, 画像処理技術及び一般)
- マイクロ体内ロボット搭載に適した極低演算ビデオ圧縮アルゴリズムの提案
- B-15-1 マイクロ体内ロボットに適した通信方式の研究(B-15.モバイルマルチメディア通信,一般講演)
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- スケーラブル符号化のためのJPEG2000符号器アーキテクチャ
- BDDサイズに着目したPCA-Chip2のための変数順序決定手法
- 狭帯域環境下でのリアルタイム映像配信におけるJPEG2000レート制御方式の提案(研究速報,符号化システム,画像符号化・映像メディア処理)
- 狭帯域環境下でのリアルタイム映像配信におけるJPEG2000動的レート制御方式の提案
- 狭帯域環境下でのリアルタイム映像配信におけるJPEG2000動的レート制御方式の提案(高精細画像の処理・表示,及び一般)
- D-11-23 狭帯域通信環境下におけるMotion JPEG2000レート制御手法の提案(D-11.画像工学A(画像基礎・符号化),一般講演)
- 体内カプセルロボット向け組込みシステム(組込みシステムとLSI技術)
- SA-1-4 PCA-Chip2におけるパイプライン通信機構の多チャネル化
- C-12-26 プラスティックセルアーキテクチャにおける可変論理部の粒度検討
- プラスティックセルアーキテクチャへの回路実装密度に関する一考察
- プラスティックセルアーキテクチャへの回路実装密度に関する一考察
- プラスチィックセルアーキテクチャへの回路実装密度に関する一考察
- C/C++言語によるIEEE1394協調検証環境の構築とリンク層LSI設計
- C/C++言語によるIEEE1394協調検証環境の構築とリンク層LSI設計
- C/C++言語によるIEEE1394協調検証環境の構築とリンク層LSI設計
- マイクロ体内ロボット搭載ビデオエンコーダの開発(研究速報,符号化システム,画像符号化・映像メディア処理)
- D-11-9 マイクロ体内ロボット搭載に適した映像圧縮アルゴリズムの提案(D-11.画像工学A(画像基礎・符号化),一般講演)
- 仕様記述言語によるRTL記述の生産性の試行評価
- 仕様記述言語によるRTL記述の生産性の試行評価
- 再構成可能論理デバイスをもちいた認識制御システムの試作環境の基礎検討(FPGA応用,FPGA応用及び一般)
- 再構成可能論理デバイスをもちいた認識制御システムの試作環境の基礎検討(FPGA応用,FPGA応用及び一般)
- 再構成可能論理デバイスをもちいた認識制御システムの試作環境の基礎検討(FPGA応用,FPGA応用及び一般)
- 組込みシステムにおける動的部分再構成の活用のためのモジュール相互接続網と再構成制御部の一設計(リコンフィギャラブル応用)
- 母音のフォルマント特徴量を用いた話者識別の研究(一般セッション,音声・言語・対話,一般)
- 公的検定用プロセッサCOMET IIの組込み向けソフトコアとしての設計と評価(回路設計,システムオンシリコンを支える設計技術)
- C-012 FPGAを用いた液晶用ガラス欠損検出システムの高速化(C分野:ハードウェア・アーキテクチャ,一般論文)
- Impulse-C を用いた Connect-6 思考アルゴリズムのハードウェア化とFPGAによる実装評価
- 組込みシステムにおける動的部分再構成の活用のためのモジュール相互接続網と再構成制御部の一設計