PA-1 ディープサブミクロンを拓く回路理論の課題
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2001-03-07
著者
-
浅井 秀樹
静岡大学
-
村山 敏夫
ソニー株式会社生産本部
-
村山 敏夫
ソニー
-
南 文裕
東芝セミコンダクター社
-
鹿毛 哲郎
富士通研
-
石橋 孝一郎
日立
-
松本 比呂志
日本電気
-
南 文裕
(株)半導体理工学研究センター(starc)設計技術開発部
-
南 文裕
東芝ULSI研究所
関連論文
- システム Jisso-CAD/CAE の課題と展望
- 並列幾何マルチグリッド法による大規模高周波電磁場有限要素解析
- 重畳マルチグリッド前処理による電磁界解析の高速化(電磁界理論,シミュレーション・解析手法とアンテナ・伝搬技術論文)
- 並列処理型最適化システムによる車載電子機器のEMI低減手法
- 線形回路シミュレータFALCONのマルチコアCPU上での実装
- CMOS VLSIにおける最大電流評価システムPANGIの構築
- 回路・実装設計技術の現状と展望(エレクトロニクス実装技術の現状と展望)
- 並列幾何マルチグリッド法による大規模高周波電磁場有限要素解析(アンテナ・伝搬)
- 三次元FDTD法によるコモンモード電流解析を利用した車載用ECUの設計最適化
- LIMに基づく非線形回路の高速解析手法
- A-1-12 セル等価回路モデルを用いたパッケージ・ボード電源分配系のモデリング(A-1.回路とシステム,一般セッション)
- 周波数依存効果を含めたプレーン等価回路モデルと効率的解析手法
- 緩和法を用いた大規模インタコネクト回路網の過渡解析(パッケージの電気解析・CAD技術,次世代電子機器における先端実装技術と電磁波ノイズ低減技術論文)
- 三次元電磁界シミュレーションの誤差要因と評価に関する考察(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 並列分散処理型3次元電磁界シミュレータBLESSによる大規模PWBの解析(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 第 15 回エレクトロニクス実装学術講演大会印象記
- AP-1-1 マルチコア計算の回路・電磁界シミュレーションへの適用(AP-1.回路とシステム領域におけるメニコア計算機の活用,パネルセッション,ソサイエティ企画)
- パワー/シグナル・インテグティ評価のためのスパース行列作成法
- モジュールの電圧/周波数を動的に制御したH.264/MPEG-4 Audio/Visual Codec LSI(VLSI一般(ISSCC2005特集))
- 並列処理型最適化システムによる車載電子機器のEMI低減手法
- 交互方向節点ブロックを用いた乗法Schwarz前処理による高周波電磁界解析の高速化(電磁界解析,マイクロ波論文(大学発))
- マルチコアプロセッサシステムによる高速有限要素電磁界解析
- アナログHDLの実設計への応用例をどう活用するか?)
- 回路シミュレーションにおける数値解析 : その問題点(常微分方程式系の数値解析とその周辺)
- 高速伝送を支える最新技術(2)(講演セッション,第23回エレクトロニクス実装学会講演大会セッションサマリー)
- ΔΣ変調器の動作モデルを用いた最適仕様決定手法(ハイブリッドシステム,コンカレント工学一般)
- 回路・実装設計技術の現状と展望(エレクトロニクス実装技術の現状と展望)
- 最適化アルゴリズムを用いた車載電子機器のコモンモード電流低減手法
- 最適化アルゴリズムを用いた車載電子機器のコモンモード電流低減手法
- A-1-38 低ジッタ,高速ロックタイムを目的としたPLLの動作レベルモデルによる最適仕様決定手法(A-1.回路とシステム,一般講演)
- A-1-37 電圧制御発振器の動作モデルの自動抽出(A-1.回路とシステム,一般講演)
- A-1-36 電源電圧変動を考慮したVerilog-AによるVCOの動作モデリング(A-1.回路とシステム,一般講演)
- 回路・実装設計技術の現状と展望(エレクトロニクス実装技術の現状と展望)
- 周波数依存効果を含む伝送線路モデルのINDUCTWISEへの適用と高速過渡解析
- An Alternating Implicit Block Overlapped FDTD(AIBO-FDTD)Method
- 三次元電磁界シミュレーションの誤差要因と評価に関する考察(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 並列分散処理型3次元電磁界シミュレータBLESSによる大規模PWBの解析(LSIシステムの実装・モジュール化技術及びテスト技術,一般)
- 特集 モノづくりとEMC ソニー株式会社 Virtual EMC Prototypingを目指して
- EMC回路設計とシステムLSIの実装設計 : 実装サイドからチップ設計への提言(EMC回路設計とシステムLSIの実装設計)
- EMC回路設計とシステムLSIの実装設計 : 実装サイドからチップ設計への提言(EMC回路設計とシステムLSIの実装設計)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般配置配線)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- クロストーク遅延予防のための詳細配線制約生成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- PA-1 大学の研究をどのように産業界に活かすか?
- MOSFETの線型・飽和領域を用いた四象限乗算器の設計
- A-3-3 高速信号伝送用の線路形状最適化
- STARCにおける物理設計技術開発の課題と活動
- STARCにおける物理設計技術開発の課題と活動
- マルチグリッド法を用いた大規模高周波電磁界解析の並列化に関する基礎検討
- 高性能 VLSI のクロック配線方式
- 予想配線長算出方法
- CMOS VLSIにおける最大電流評価システムPANGIの構築
- CMOS VLSIにおける最大電流評価システムPANGIの構築
- アナログ動作レベルモデリングを用いたΔ〓変調器の仕様最適化のための一手法
- PA-1 ディープサブミクロンを拓く回路理論の課題
- 多電源を用いた低消費電力化設計手法 (電子システムの設計技術と設計自動化)
- 多電源を用いた低消費電力化設計手法のメディア・プロセッサーへの適用
- 配線分割手法を用いたモデル化手法の一考察
- セル置換とバッファ挿入による低消費電力化手法
- 多目的GAによる仕様抽出とパイプラインADCの動作レベル設計
- サンプルホールド回路を用いた低ジッタPLLの設計
- 正負両方の抵抗値を持つフローティングレジスタの設計
- 非理想性を含む2次Δ〓変調器の Verilog-A によるモデリング
- 実装系設計自動化技術の展開
- 1方向性ブロック化時間優先処理によるD-A混在回路シミュレ-ション方式
- ベクトル計算機による高速回路解析のためのベクトル化処理技法
- 高性能ASICのレイアウト技術 (ULSI CAD)
- アナログハードウェア記述言語(AHDL)の研究動向
- EMC回路設計とシステムLSIの実装設計 : 実装サイドからチップ設計への提言
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- LSI内のクロック分配CAD技術
- ディレイ・スキュー最小化のための線幅最適化クロック配線手法
- TA-1-6 遅延ばらつきのモデリング技術および設計法
- 車載EMCにおける等価回路モデリングとコモンモード電流低減のための最適化(放送,EMC,一般)
- CAEシミュレーションによる電子機器の高性能設計(製品開発とシミュレーション)
- 回路・実装設計技術の現状と展望