A-3-3 高速信号伝送用の線路形状最適化
スポンサーリンク
概要
- 論文の詳細を見る
- 社団法人電子情報通信学会の論文
- 2002-08-20
著者
-
増田 弘生
(株)半導体理工学研究センター
-
南 文裕
東芝セミコンダクター社
-
増田 弘生
(株)半導体理工学研究センター 物理設計開発室
-
藤本 愼一
(株)半導体理工学研究センター(starc)
-
南 文裕
(株)半導体理工学研究センター(STARC)
-
南 文裕
(株)半導体理工学研究センター 物理設計開発室
関連論文
- 90nm世代を迎えたバラツキ設計技術の課題(プロセス・デバイス・回路・シミュレーション及び一般)
- [招待論文]90nm世代を迎えたバラツキ設計技術の課題(プロセス・デバイス・回路シミュレーション及び一般)
- モジュールの電圧/周波数を動的に制御したH.264/MPEG-4 Audio/Visual Codec LSI(VLSI一般(ISSCC2005特集))
- [特別招待論文]物理設計完全性を目指した配線方式(回路技術(一般,超高速・低電力・高機能を目指した新アーキテクチャ))
- [特別招待論文]物理設計完全性を目指した配線方式
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般配置配線)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- クロストーク遅延予防のための詳細配線制約生成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- A-3-3 高速信号伝送用の線路形状最適化
- STARCにおける物理設計技術開発の課題と活動
- STARCにおける物理設計技術開発の課題と活動
- 高性能 VLSI のクロック配線方式
- 予想配線長算出方法
- 高速伝送用線路の電気的特性と形状最適化
- 高速伝送用線路の電気的特性と形状最適化
- 高速伝送用線路の電気的特性と形状最適化
- TA-2-1 サブ100nm時代に向けた物理設計技術の動向と課題
- PA-1 ディープサブミクロンを拓く回路理論の課題
- 多電源を用いた低消費電力化設計手法 (電子システムの設計技術と設計自動化)
- 多電源を用いた低消費電力化設計手法のメディア・プロセッサーへの適用
- セル置換とバッファ挿入による低消費電力化手法
- 高性能ASICのレイアウト技術 (ULSI CAD)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- LSI内のクロック分配CAD技術
- ディレイ・スキュー最小化のための線幅最適化クロック配線手法
- TA-1-6 遅延ばらつきのモデリング技術および設計法