多電源を用いた低消費電力化設計手法のメディア・プロセッサーへの適用
スポンサーリンク
概要
- 論文の詳細を見る
2種類の電源電圧を併用する事により、論理回路の消費電力を削減する、設計自動化技術を紹介する。この技術は、2電源化処理及び、配置・配線処理で構成される。2電源化処理では、回路からタイミングに余裕が残っている(即ちクリティカルではない)部分を抽出し、この部分のセルの電源電圧を、標準よりも低い電圧に変更する。一方配置・配線処理では、レイアウトのロウ毎に電源電圧を割り振り、前述の2電源化処理により、電源電圧の低下を決定されたセル群を、低い電圧を供給するロウに、それ以外のセル郡を標準電圧を供給するロウに、各々配置する。これにより、面積のオーバーヘッドを最小限に抑えつつ、2種類の電源電圧が混在できる。これらの技術を共に、メディア・プロセッサのランダム・ロジック部に適用した処、面積は15%増加したが、性能を維持したまま、消費電力を平均47%削減する結果が得られた。
- 一般社団法人情報処理学会の論文
- 1997-05-23
著者
-
南 文裕
東芝セミコンダクター社
-
青木 孝哲
(株)東芝 半導体設計・評価技術センター
-
石川 貴史
株式会社東芝半導体事業本部
-
川崎 幸雄
株式会社東芝半導体事業本部
-
青木 孝哲
株式会社東芝半導体事業本部
-
水野 千春
株式会社東芝半導体事業本部
-
金沢 正博
株式会社東芝半導体事業本部
-
園田 慎次
株式会社東芝半導体事業本部
-
金沢 正博
(株)東芝 半導体事業本部
-
宇佐美 公良
(株)東芝 半導体事業本部
-
五十嵐 睦典
(株)東芝 半導体事業本部
-
石川 貴史
(株)東芝 半導体事業本部
-
野上 一孝
(株)東芝 半導体事業本部
-
南 文裕
(株)東芝 半導体システム技術センター
-
川崎 幸雄
(株)東芝 半導体システム技術センター
-
高野 みどり
(株)東芝 半導体システム技術センター
-
水野 千春
(株)東芝 半導体システム技術センター
-
市田 真琴
(株)東芝 半導体システム技術センター
-
園田 慎次
(株)東芝 半導体システム技術センター
-
高橋 誠
(株)東芝 半導体システム技術センター
-
畑中 直行
(株)東芝 半導体システム技術センター
-
野上 一孝
株式会社東芝半導体事業本部
-
畑中 直行
株式会社東芝半導体事業本部
-
南 文裕
株式会社東芝半導体事業本部
-
高橋 誠
(株)東芝 京浜事業所
-
高野 みどり
株式会社東芝半導体事業本部
-
市田 真琴
株式会社東芝半導体事業本部
関連論文
- モジュールの電圧/周波数を動的に制御したH.264/MPEG-4 Audio/Visual Codec LSI(VLSI一般(ISSCC2005特集))
- 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法
- 可変電源電圧供給方式と2電源化方式を組み合わせた低電力技術におけるトップダウン設計手法
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般配置配線)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- クロストーク遅延予防のための詳細配線制約生成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- 多段ゲーティング制御におけるクロックツリー合成手法
- セル移動に基づく改良型ミニカット配置アルゴリズム
- A-3-3 高速信号伝送用の線路形状最適化
- STARCにおける物理設計技術開発の課題と活動
- STARCにおける物理設計技術開発の課題と活動
- 高性能 VLSI のクロック配線方式
- B-7-1 ソフトウェアKVMスイッチシステムにおける操作応答時間に関する評価(B-7.情報ネットワーク,一般セッション)
- 予想配線長算出方法
- 超高速スーパキャビテーション翼形に発生する3種の激しい振動
- レイアウトを考慮したファンアウト分解手法
- メディアプロセッサ向け350MHz動作 時分割多重8ポートSRAMとワード長可変乗算器
- PA-1 ディープサブミクロンを拓く回路理論の課題
- B-7-46 ソフトウェアKVMスイッチシステムの開発(B-7.情報ネットワーク,一般セッション)
- 多電源を用いた低消費電力化設計手法 (電子システムの設計技術と設計自動化)
- 二電源低消費電力設計手法とパワー解析
- 二電源低消費電力設計手法とパワー解析
- 二電源低消費電力設計手法とパワー解析
- 多電源を用いた低消費電力化設計手法のメディア・プロセッサーへの適用
- セル置換とバッファ挿入による低消費電力化手法
- 超高速スーパキャビテーション翼形の非定常力に及ぼす音響照射の影響
- スーパキャビテーション翼形まわりの非定常流れのLDV計測
- 蒸気タービンガバナシステムの現状と動向
- 高信頼型電気油圧式制御装置
- 高性能ASICのレイアウト技術 (ULSI CAD)
- 配線RC遅延算出のための配線径路予測方法
- ゲートアレイ自動配置におけるセルの重なり除去手法
- ギガヘルツの壁を超える超高速クロック設計技術
- クロストーク遅延予防のための詳細配線制約生成手法(VLSIの設計/検証/テスト及び一般 配置配線)(デザインガイア2003 -VLSI設計の新しい大地を考える研究会-)
- LSI内のクロック分配CAD技術
- ディレイ・スキュー最小化のための線幅最適化クロック配線手法
- 信号間相関を考慮した確率的消費電力見積方法